
PXN20 Microcontroller Reference Manual, Rev. 1
Freescale Semiconductor
xi
8.3.2.40 Masked Parallel GPIO Pin Data Output Register 4 (SIU_MPGPDO4) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-54
8.3.2.41 Masked Parallel GPIO Pin Data Output Register 5 (SIU_MPGPDO5) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-54
8.3.2.42 Masked Parallel GPIO Pin Data Output Register 6 (SIU_MPGPDO6) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-55
8.3.2.43 Masked Parallel GPIO Pin Data Output Register 7 (SIU_MPGPDO7) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-55
8.3.2.44 Masked Parallel GPIO Pin Data Output Register 8 (SIU_MPGPDO8) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-56
8.3.2.45 Masked Parallel GPIO Pin Data Output Register 9 (SIU_MPGPDO9) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-56
8.3.2.46 Masked Serial GPO Register for DSPI_A High (SIU_DSPIAH) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-57
8.3.2.47 Masked Serial GPO Register for DSPI_A Low (SIU_DSPIAL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-58
8.3.2.48 Masked Serial GPO Register for DSPI_B High (SIU_DSPIBH) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-58
8.3.2.49 Masked Serial GPO Register for DSPI_B Low (SIU_DSPIBL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-59
8.3.2.50 Masked Serial GPO Register for DSPI_C High (SIU_DSPICH) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-60
8.3.2.51 Masked Serial GPO Register for DSPI_C Low (SIU_DSPICL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-60
8.3.2.52 Masked Serial GPO Register for DSPI_D High (SIU_DSPIDH) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-61
8.3.2.53 Masked Serial GPO Register for DSPI_D Low (SIU_DSPIDL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-62
8.3.2.54 eMIOS Select Register for DSPI_A (SIU_EMIOSA) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-62
8.3.2.55 SIU_DSPIAH/L Select Register for DSPI_A (SIU_DSPIAHLA) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-63
8.3.2.56 eMIOS Select Register for DSPI_B (SIU_EMIOSB) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-64
8.3.2.57 SIU_DSPIBH/L Select Register for DSPI_B (SIU_DSPIAHLB) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-64
8.3.2.58 eMIOS Select Register for DSPI_C (SIU_EMIOSC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-65
8.3.2.59 SIU_DSPICH/L Select Register for DSPI_C (SIU_DSPICHLC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-65
8.3.2.60 eMIOS Select Register for DSPI_D (SIU_EMIOSD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-66
8.3.2.61 SIU_DSPIDH/L Select Register for DSPI_D (SIU_DSPIDHLD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-67
8.4.5.1 ADC External Trigger Input Multiplexing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-69
8.4.5.2 SIU External Interrupt Input Multiplexing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-70
8.4.5.3 SIU EMIOS/DSPI Multiplexing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-71
9.3.3.1 Internal-Boot Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-6
9.3.3.2 Serial-Boot Mode Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-8
Interrupts and Interrupt Controller (INTC)
10.1.1 Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10-1
10.1.2 Interrupt Controller Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10-3
10.1.3 Modes of Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10-3
Summary of Contents for PXN2020
Page 1: ...PXN20 Microcontroller Reference Manual Devices Supported PXN2020 PXN2120 PXN20RM Rev 1 06 2011...
Page 42: ...PXN20 Microcontroller Reference Manual Rev 1 lxiv Freescale Semiconductor...
Page 64: ...Introduction PXN20 Microcontroller Reference Manual Rev 1 1 22 Freescale Semiconductor...
Page 112: ...Signal Description PXN20 Microcontroller Reference Manual Rev 1 3 44 Freescale Semiconductor...
Page 118: ...Resets PXN20 Microcontroller Reference Manual Rev 1 4 6 Freescale Semiconductor...
Page 372: ...e200z6 Core Z6 PXN20 Microcontroller Reference Manual Rev 1 13 8 Freescale Semiconductor...
Page 412: ...e200z0 Core Z0 PXN20 Microcontroller Reference Manual Rev 1 14 14 Freescale Semiconductor...
Page 821: ...Media Local Bus MLB PXN20 Microcontroller Reference Manual Rev 1 Freescale Semiconductor 27 49...
Page 822: ...Media Local Bus MLB PXN20 Microcontroller Reference Manual Rev 1 27 50 Freescale Semiconductor...
Page 1376: ...Memory Map PXN20 Microcontroller Reference Manual Rev 1 A 118 Freescale Semiconductor...