Tables
xli
Tables
15-1
Clocking Scheme Selection
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-2
CLKM Source Selection—Set via the MPU System Status Register
. . . . . . . . . . . . . . . . .
15-3
OMAP5910 Wake-Up Peripherals and External Signals
. . . . . . . . . . . . . . . . . . . . . . . . . .
15-4
Recommended Control Switch Settings
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-5
MPU Clock/Reset/Power Mode Control Registers - Base Address: FFFE:CE00
. . . . .
15-6
MPU Clock Control Register (ARM_CKCTL)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-7
TC_CK and LCD_CK Frequency Selections
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-8
DSP_CK Frequency Selections
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-9
ARM_CK and MPUPER_CK Frequency Selections
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-10
MPU Idle Mode Entry 1 Register (ARM_IDLECT1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-1 1 MPU Idle Mode Entry 2 Register (ARM_IDLECT2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-12
MPU External Wake-up Register (ARM_EWUPCT)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-13
MPU Reset Control 1 Register (ARM_RSTCT1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-14
MPU Reset Control 2 Register (ARM_RSTCT2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-15
MPU System Status Register (ARM_SYSST)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-16
Clocking Schemes for OMAP5910
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-17
DSP Clock/Reset/Power Mode Control Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-18
DSP Clock Control Register (DSP_CKCTL) - Offset Address: 0x00
15-19
GPIO_CK Selections
15-20
DSP Idle Mode Entry 1 Register (DSP_IDLECT1) - Offset Address: 0x04
15-21
DSP Idle Mode Entry 2 Register (DSP_IDLECT2) - Offset Address: 0x08
15-22
DSP Reset Control 2 Register (DSP_RSTCT2) - Offset Address: 0x14
15-23
DSP System Status Register (DSP_SYSST) - Offset Address: 0x18
15-24
DPLL Control Registers
15-25
DPLL Control Register (CTL_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-26
ULPD Registers - MPU Base Address: FFFE:0800
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-27
Counter 32 LSB Register (COUNTER_32_LSB_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . .
15-28
Counter 32 MSB Register (COUNTER_32_MSB_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . .
15-29
Counter High Frequency LSB Register (COUNTER_HIGH_FREQ_LSB_REG)
15-30
Counter High Frequency MSB Register (COUNTER_HIGH_FREQ_MSB_REG)
. . . . .
15-31
Gauging Control Register (GAUGING_CTRL_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-32
Setup Analog Cell3 ULPD1 Register (SETUP_ANALOG_CELL3_ULPD1_REG)
. . . .
15-33
Interrupt Status Register (IT_STATUS_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-34
Clock Control Register (CLOCK_CTRL_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-35
Software Clock Request Register (SOFT_REQ_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . .
15-36
Counter 32 FIQ Register (COUNTER_32_FIQ_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-37
DPLL Control Register (DPLL_CTRL_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-38
Status Request Register (STATUS_REQ_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-39
Lock Time Register (LOCK_TIME)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-40
APLL Control Register (APLL_CTRL_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-41
Power Control Register (POWER_CTRL_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-42
DSP Idle Registers
15-43
DSP Idle Configuration Register (ICR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
15-44
DSP Idle Status Register (ISR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A-1
Input and Output Signals for the OMAP5910 Device
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A-2
Configuration Programming
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .