Tables
xxx
5-19
DMA Channel Destination Start Address-Upper Bits Register (DMA_CDSA_U)
5-20
DMA Channel Element Number Register (DMA_CEN)
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-21
DMA Channel Frame Number Register (DMA_CFN)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-22
DMA Channel Frame Index Register (DMA_CFI)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-23
DMA Channel Element Index Register (DMA_CEI)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-24
DMA Channel Progress Counter Register (DMA_CPC)
. . . . . . . . . . . . . . . . . . . . . . . . . . .
5-25
DMA LCD Control Register (DMA_LCD_CTRL)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-26
LCD Top Address for Frame Buffer 1—Lower Bits Register
(DMA_LCD_TOP_F1_L)
5-27
LCD Top Address for Frame Buffer 1—Upper Bits Register
(DMA_LCD_TOP_F1_U)
5-28
LCD Bottom Address for Frame Buffer 1 Register—Lower Bits Register
(DMA_LCD_BOT_F1_L)
5-29
LCD Bottom Address for Frame Buffer 1 Register—Upper Bits Register
(DMA_LCD_BOT_F1_U)
5-30
LCD Top Address for Frame Buffer 2—Lower Bits Register
(DMA_LCD_TOP_F2_L)
5-31
LCD Top Address for Frame Buffer 2—Upper Bits Register
(DMA_LCD_TOP_F2_U)
5-32
LCD Bottom Address for Frame Buffer 2—Lower Bits Register
(DMA_LCD_BOT_F2_L)
5-33
LCD Bottom Address for Frame Buffer 2—Upper Bits Register
(DMA_LCD_BOT_F2_U)
6-1
Timer Level 1 Interrupt
6-2
PTV Value and Corresponding Division Value
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-3
Timer Characteristics
6-4
Timer Registers
6-5
Control Timer Register (CNTL_TIMER)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-6
Load Timer Register (LOAD_TIMER)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-7
Read Timer Register (READ_TIMER)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-8
Watchdog Timer Level 1 Interrupt
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-9
PTV Value and Associated Divisor Value
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-10
Watchdog Timer Characteristics
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-1 1
Watchdog Timer Registers
6-12
Control Timer Register (CNTL_TIMER)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-13
Load Timer Register (LOAD_TIM)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-14
Read Timer Register (READ_TIM)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-15
Timer Mode Register (TIMER_MODE)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-16
Level 1 and Level 2 OMAP5910 MPU Interrupt Mapping
. . . . . . . . . . . . . . . . . . . . . . . . . .
6-17
Interrupt Handler Registers
6-18
Interrupt Input Register (ITR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-19
Mask Interrupt Register (MIR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-20
Binary-Coded Source IRQ Register (SIR_IRQ_CODE)
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-21
Binary-Coded Source FIQ Register (SIR_FIQ_CODE)
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-22
Control Register (CONTROL_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-23
Interrupt Level Registers (ILR0...ILR31)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-24
Interrupt Set Register (ISR)
6-25
Functional Pin Multiplexing Control Register 3
(FUNC_MUX_CTRL3...FUNC_MUX_CTRLD)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .