Tables
xxxviii
12-45
Receive Holding Register (RHR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-46
Transmit Holding Register (THR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-47
FIFO Control (FCR) Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-48
Supplementary Control Register (SCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-49
Line Control Register (LCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-50
UART Mode Line Status Register (UART_LSR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-51
SIR Mode Line Status Register (SIR_LSR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-52
Supplementary Status Register (SSR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-53
Modem Control Register (MCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-54
Modem Status Register (MSR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-55
UART Mode Interrupt Enable Register (UART_IER)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-56
SIR Mode Interrupt Enable Register (SIR_IER)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-57
UART Mode Interrupt Identification Register (UART_IIR)
. . . . . . . . . . . . . . . . . . . . . . . . .
12-58
SIR Mode Interrupt Identification Register (SIR_IIR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-59
Enhanced Feature Register (EFR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-60
EFR[0:3]: Software Flow Control Options
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-61
XON1/Address Register 1 (XON1/ADDR1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-62
XON2/Address Register 2 (XON2/ADDR2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-63
XOFF1 Register (XOFF1)
12-64
XOFF2 Register (XOFF2)
12-65
Scratchpad Register (SPR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-66
Divisor Latch Low Register (DLL)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-67
Divisor Latch High Register (DLH)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-68
Transmission Control Register (TCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-69
Trigger Level Register (TLR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-70
Transmit FIFO Trigger Level Setting Summary
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-71
Receive FIFO Trigger Level Setting Summary
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-72
Mode Definition 1 Register (MDR1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-73
Mode Definition Register 2 (MDR2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-74
Transmit Frame Length Low Register (TXFLL)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-75
Transmit Frame Length High Register (TXFLH)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-76
Received Frame Length Low Register (RXFLL)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-77
Received Frame Length High Register (RXFLH)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-78
Status FIFO Line Status Register (SFLSR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-79
Resume Register (RESUME)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-80
Status FIFO Register Low (SFREGL)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-81
Status FIFO Register High (SFREGH)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-82
BOF Control Register (BLR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-83
BOF Length Register (EBLR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-84
DIV1.6 Register (DIV16)
12-85
Auxiliary Control Register (ACREG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-86
OSC 12-MHz Select Register (OSC_12M_SEL)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-87
Module Version Register (MVR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-88
Generic Interrupt Functions in Modem Mode
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-89
Generic Interrupt Functions in SIR Mode
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .