Figures
xx
4-1
TC Block Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-2
Traffic Controller
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-3
Asynchronous 16-Bit Read Operation on a 16-Bit Width Device
. . . . . . . . . . . . . . . . . . . .
4-4
Asynchronous Page Mode 8x16-Bit Read Operation on a 16-Bit Width Device
(8 Words per Page)
4-5
Asynchronous Page Mode 8x16-Bit Read With Page Crossing on 16-Bit Width Device
(4 Words per Page)
4-6
Synchronous Burst Read With Page Alignment
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-7
Asynchronous Write With WE Operation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-8
SDRAM Write Single 32-Bit Word With Burst Stop
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-9
SDRAM Write Single 16-Bit Half-Word With Burst Stop
. . . . . . . . . . . . . . . . . . . . . . . . . . .
4-10
SDRAM Write Single 16-Bit Half-Word Followed by Write Burst 8
. . . . . . . . . . . . . . . . . . .
4-1 1
SDRAM Read Single 16-Bit Half-Word With Burst Stop
. . . . . . . . . . . . . . . . . . . . . . . . . . .
4-12
SDRAM Read Single 16-Bit Half-Word Followed by Read Burst 8 Half-Word
4-13
SDRAM Write Burst 32-Bit Word Followed by Read Burst 8 Half-Word
4-14
SDRAM Single Half-Word Followed by a Read Burst 6 Half-Words
. . . . . . . . . . . . . . . . .
4-15
SDRAM Read Burst 4 Half-Words Followed by a Write Burst 3 Half-Words
4-16
SDRAM Read Single Half-Word Followed by a Write Byte
. . . . . . . . . . . . . . . . . . . . . . . . .
4-17
SDRAM Write Single Followed by Write Burst 6 on the Same Bank and
Different Page
4-18
SDRAM Read Single Half-Word Followed by a Read Burst 8 With Page Crossing
. . . .
4-19
External Memory Interconnection Using Intel Flash Memory
. . . . . . . . . . . . . . . . . . . . . . .
4-20
External Memory Interconnection Using Hitachi Flash Memory
. . . . . . . . . . . . . . . . . . . . .
5-1
Highlight of DMA Controller
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-2
DMA Controller Block Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-3
System DMA External Connections
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-4
Time-Sharing on a DMA Port
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-5
Basic Flow of DMA Transfer
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-6
Memory Representation
5-7
Endianism Adaptation on Transferred Data
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-8
Data Read Format—Two Shared Physical Channels
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-9
Data Read Format—One Physical Channel
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-10
LCD Channel
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-1 1
LCD One Frame Mode Transfer Scheme
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-12
LCD Dual-Frame Mode Transfer Scheme
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-1
MPU Private Peripherals
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-2
32-Bit Timer
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-3
Timer Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-4
Watchdog Timer
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
6-5
Timer Diagram
6-6
MPU Interrupt Handlers
7-1
MPU Public Peripherals Area
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-2
Camera Interface Block Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-3
Image Data Transfer
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-4
Timing Chart of Image Data Transfer (POLCLK = 1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-5
Order of Camera Data on TIPB (Not Swapped)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-6
Order of Camera Data on TIPB (Swapped)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-7
DMA Request
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .