Figures
xxiii
Figures
9-22
Single-Channel/Normal Short Framing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-23
Single-Channel/Normal Short Framing/Burst
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-24
Single-Channel/Normal Long Framing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-25
Single-Channel/Normal Long Framing/Burst
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-26
Single-Channel/Normal Long/Continuous
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-27
Single-Channel/Alternate Short Framing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-28
Single-Channel/Alternate Short Framing/Burst
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-29
MCSI1 Interface Diagram
9-30
MCSI2 Interface Diagram
10-1
Highlight of MPU/DSP Peripherals
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10-2
Interrupt Generating Mechanism
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
10-3
GPIO Module Architecture
11-1
LCD Controller on Board the OMAP5910 Device
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-2
LCD Controller Block Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-3
256 Palette Entry/Buffer Format (8 BPP)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-4
16 Palette Entry/Buffer Format (1, 2, 4, 12, 16 BPP)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-5
2 BPP Frame Buffer Memory Organization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-6
4 BPP Frame Buffer Memory Organization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-7
8 BPP Frame Buffer Memory Organization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-8
12 BPP Frame Buffer Memory Organization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-9
16 BPP Frame Buffer Memory Organization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-10
Dither Logic
11-1 1
Passive Mode Pixel Clock and Data Pin Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-12
Active Mode Pixel Clock and Data Pin Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-13
Active Mode End of Line Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-14
Passive Mode End of Line Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-15
Active Mode End of Frame Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-16
Passive Mode End of Frame Timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-17
Signal Timing When PHSVS_ON_OFF = 0
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-18
Signal Timing When PHSVS_ON_OFF = 1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
11-19
LCD Subpanel Display Register (LcdSubpanel)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-1
UART Modem Module
12-2
UART Signals
12-3
UART1 Environment
12-4
UART2.RX Wakeup Sequence
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-5
UART2 Environment
12-6
UART3 Environment
12-7
UART Data Format
12-8
Functional Block Diagram
12-9
Receive FIFO IT Request Generation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-10
Transmit FIFO IT Request Generation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-1 1 Receive FIFO DMA Request Generation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-12
Transmit FIFO DMA Request Generation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12-13
Autobaud State Machine
12-14
IrDA Frame Format
12-15
IrDA Encoder Mechanism
12-16
IrDA Decoder Mechanism
12-17
Functional Block Diagram