Tables
xxix
Tables
4-1
Controller Access Mode and Data Access Width
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-2
Device Types Associated With Chip-Select
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-3
MPU Memory Map
4-4
External Memory Interface Slow Signal List
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-5
FCLKDIV Settings and Resulting EMIFS Reference Clock
. . . . . . . . . . . . . . . . . . . . . . . . .
4-6
External Memory Interface Fast Signal List
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-7
Possible SDRAM Configurations
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-8
Traffic Controller Registers
4-9
IMIF Priority Register (IMIF_PRIO)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-10
EMIF Slow Priority Register (EMIFS_PRIO)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-1 1
EMIF Fast Priority Register (EMIFF_PRIO)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-12
EMIF Slow Interface Configuration Register (EMIFS_CONFIG_REG)
4-13
EMIF Slow Chip-Select Configuration Registers
(EMIFS_CS0_CONFIG...EMIFS_CS3_CONFIG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-14
Memory Type
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-15
Wait Cycles Insertion
4-16
EMIF Fast Interface SDRAM Configuration Register 1
(EMIFF_SDRAM_CONFIG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-17
SDRAM Internal Organization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-18
Frequency Range
4-19
SDRAM Timing Requirements
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-20
EMIF Fast Interface SDRAM MRS Register—Default (EMIFF_MRS)
. . . . . . . . . . . . . . . .
4-21
EMIF Fast Interface SDRAM MRS Register—EMRS Mode (EMIFF_MRS)
4-22
Time-Out 1 Register (TIMEOUT1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-23
Time-Out 2 Register (TIMEOUT2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-24
Time-Out 3 Register (TIMEOUT3)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-25
Endianism Register (ENDIANISM)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-26
EMIF Fast Interface SDRAM Configuration Register 2
(EMIFF_SDRAM_CONFIG_2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4-27
EMIF Slow Wait State Configuration (EMIFS_CFG_DYN_WAIT)
. . . . . . . . . . . . . . . . . . .
5-1
Possible Data Transfers
5-2
Possible Transfer Sizes and Types
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-3
Autoinitialization Configuration Bits Summary
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-4
Packing and Splitting Summary
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-5
Data Block to Transfer
5-6
Address and Access Types
5-7
EMIF to LCD Register Settings—One Frame
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-8
IMIF LCD Register Settings—Two Frames
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-9
DMA Request Mapping
5-10
DMA Controller Registers
5-1 1
DMA Global Control register (DMA_GCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-12
Channel Source Destination Parameters Register (DMA_CSDP)
. . . . . . . . . . . . . . . . . . .
5-13
DMA Channel Control Register (DMA__CCR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-14
DMA Channel Interrupt Control Register (DMA_CICR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-15
DMA Channel Status Register (DMA_CSR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
5-16
DMA Channel Source Start Address-Lower Bits Register (DMA_CSSA_L)
5-17
DMA Channel Source Start Address-Upper Bits Register (DMA_CSSA_U)
5-18
DMA Channel Destination Start Address-Lower Bits Register (DMA_CDSA_L)