Tables
xxxv
Tables
8-16
DSP Watchdog Timer Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-17
Control Timer Register (CNTL_TIMER)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-18
Load Timer Register (LOAD_TIM)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-19
Read Timer Register (READ_TIM)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-20
Timer Mode (TIMER_MODE)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-21
Level 1 Interrupt Mapping
8-22
Interrupt Handler Level 2 Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-23
Interrupt Input Register (ITR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-24
Mask Interrupt Register (MIR)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-25
IRQ Binary-Coded Source Register (SIR_IRQ)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-26
FIQ Binary-Coded Source Register (SIR_FIQ)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-27
Interrupt Control Register (CONTROL_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-28
Interrupt Level Registers (ILR0...ILR15)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-29
Interrupt Level Registers (ILR0...ILR15)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-30
DSP Level 2 Interrupt Mapping
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-31
Edge-Triggered/Level-Sensitive Control Register Low
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-32
Edge-Triggered/Level-Sensitive Control Register High
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-33
Level-Sensitive Clear Low Register (RST_LVL_LO)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-34
Level-Sensitive Clear High Register (RST_LVL_HI)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-1
McBSP1 Pin Descriptions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-2
Available McBSP1 Signals
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-3
McBSP1 Interrupt Mapping
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-4
DMA Request Mapping—McBSP1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-5
Pin Control Register Configuration (DSP_Write(0x0000) => PCR)
. . . . . . . . . . . . . . . . . . .
9-6
Receive Control Register 1 Configuration (DSP_Write(0x00a0) => RCR1)
. . . . . . . . . . . .
9-7
Receive Control Register 2 Configuration (DSP_Write(0x80a1) => RCR2)
. . . . . . . . . . . .
9-8
Transmit Control Register 1 Configuration (DSP_Write(0x00a0) => XCR1)
. . . . . . . . . . .
9-9
Transmit Control Register 2 Configuration (DSP_Write(0x80a1) => XCR2)
9-10
McBSP3 Pin Descriptions
9-1 1
Available McBSP3 Signals in R = 0 Mode
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-12
Available McBSP3 Signals in R = 1 Mode
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-13
McBSP3 Interrupt Mapping
9-14
DMA Request Mapping—McBSP3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-15
Serial Port Control Register Configuration (DSP_Write(0x1000) => SPCR)
9-16
Pin Control Register Configuration (DSP_Write(0x0a0b) => PCR)
. . . . . . . . . . . . . . . . . .
9-17
Receive Control Register 1 Configuration (DSP_Write(0x0000) => RCR1)
9-18
Receive Control Register 2 Configuration (DSP_Write(0x0000) => RCR2)
9-19
Transmit Control Register 1 Configuration (DSP_Write(0x0000) => XCR1)
9-20
Transmit Control Register 2 Configuration (DSP_Write(0x0000) => XCR2)
9-21
Sample Rate Generator 1 Configuration (SRGR[1,2])
(DSP_Write (0x00FF) => SRGR1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-22
Sample Rate Generator 2 Configuration (SRGR[1,2])
(DSP_Write (0x2000) => SRGR2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-23
Serial Port Control Register Configuration (DSP_Write(0x1000) => SPCR1)
9-24
Pin Control Register Configuration (DSP_Write(0x0a0b) => PCR)
. . . . . . . . . . . . . . . . . .
9-25
Receive Control Register 1 Configuration (DSP_Write(0x0000) => RCR1)
9-26
Receive Control Register 2 Configuration (DSP_Write(0x0000) => RCR2)
9-27
Transmit Control Register 1 Configuration (DSP_Write(0x0000) => XCR1)