Figures
xxii
7-54
Initialization Phase
7-55
Detail of Basic Operation
7-56
Command Transfer
7-57
Data Transfer
7-58
Data Transfer in MMC/SD Mode Example
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-59
RTC Clock Diagram
7-60
Time and Calendar Registers and Alarm Register Access
. . . . . . . . . . . . . . . . . . . . . . . .
7-61
Compensation Scheduling
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-62
IRQ Generation Waveform
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-63
IRQ Alarm Interrupt Waveform
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-64
Positive and Negative Compensation Effect
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-65
Read Timing Diagram
7-66
Reset Timing Diagram
7-67
Write Timing Diagram
7-68
Write State Machine #1
7-69
Read State Machine #1
7-70
HDQ and 1-Wire Overview
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-71
FAC Top-Level Diagram
7-72
FAC Module Counters and Clock Synchronization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7-73
Synchronization Circuit for Frame Synchronization and Frame Start Signals
7-74
Synchronization Circuit Waveforms
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-1
Highlight of DSP Peripherals
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-2
DSP Timers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-3
DSP Interrupt Handler Cascade
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-4
Level 2 Interrupt Control Flow
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-5
Interrupt Channel Implementation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8-6
Level-Sensitive Interrupt Clear Commands
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-1
Highlight of Public Peripherals Area
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-2
McBSP1 Interface Diagram
9-3
I2S Audio Codec Interface
9-4
Waveform Example
9-5
McBSP3 Interface Diagram
9-6
Optical Audio Interface
9-7
Waveform Example
9-8
Waveform Example
9-9
Communication
µ
-Law Interface Interrupts Waveform Example
. . . . . . . . . . . . . . . . . . . . .
9-10
Receive Interrupt Timing Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-1 1
Transmit Interrupt Timing Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-12
Frame Duration Error—Too Many (Long)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-13
Frame Duration Error—Too Few (Short)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-14
Transmit DMA Transfers
9-15
Receive DMA Transfers
9-16
Single-Channel/Alternate Long Framing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-17
Single-Channel/Alternate Long Framing/Burst
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-18
Single-Channel/Alternate Short Framing/Continuous/Burst
. . . . . . . . . . . . . . . . . . . . . . . .
9-19
Multichannel/Normal Short Framing/Channel4 Disable
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
9-20
Multichannel/Alternate Long Framing/Continuous/Burst
. . . . . . . . . . . . . . . . . . . . . . . . . . .
9-21
Multichannel/Normal Short Framing/Burst
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .