Tables
xl
14-23
HC Port 1 Status and Control Register (HcRhPortStatus1)
. . . . . . . . . . . . . . . . . . . . . . . .
14-24
HC Port 2 Status and Control Register (HcRhPortStatus2)
. . . . . . . . . . . . . . . . . . . . . . . .
14-25
HC Port 3 Status and Control Register (HcRhPortStatus3)
. . . . . . . . . . . . . . . . . . . . . . . .
14-26
Host UE Address Register (HostUEAddr)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-27
Host UE Status Register (HostUEStatus)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-28
Host Time-out Control Register (HostTimeoutCtrl)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-29
Host Revision Register (HostRevision)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-30
USB Signal Multiplexing Modes
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-31
MPU MMU Programming for Address Conversion Example
. . . . . . . . . . . . . . . . . . . . . . .
14-32
MPU Memory Allocations for Address Conversion Example
. . . . . . . . . . . . . . . . . . . . . . .
14-33
Physical Addresses for Address Conversion Example
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-34
Local Bus MMU Programming for Address Conversion Example
. . . . . . . . . . . . . . . . . .
14-35
Local Bus Virtual Addresses for Address Conversion Example
. . . . . . . . . . . . . . . . . . . .
14-36
Some Data Structure Initializations for Address Conversion Example
14-37
Little Endian Data Alignment Within 32-Bit Word
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-38
Local Bus Control Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-39
LB MPU Time-out Register (LB_MPU_TIMEOUT)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-40
LB Hold Timer Register (LB_HOLD_TIMER)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-41
LB Priority Register (LB_PRIORITY_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-42
LB Clock Divider Register (LB_CLOCK_DIV)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-43
LB Abort Address Register (LB_ABORT_ADD)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-44
LB Abort Data Register (LB_ ABORT_DATA)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-45
LB Abort Status Register (LB_ABORT_STATUS)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-46
LB IRQ Output Register (LB_IRQ_OUTPUT)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-47
LB IRQ Input Register (LB_IRQ_INPUT)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-48
Local Bus MMU Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-49
LB MMU Walking Status Register (LB_MMU_WALKING_ST_REG)
14-50
LB MMU Control Register (LB_MMU_CNTL_REG)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-51
LB MMU Fault Address High Register (LB_MMU_FAULT_AD_H_REG)
14-52
LB MMU Fault Address Low Register (LB_MMU_FAULT_AD_L_REG)
14-53
LB MMU Fault Status Register (LB_MMU_FAULT_ST_REG)
. . . . . . . . . . . . . . . . . . . .
14-54
LB MMU Interrupt Acknowledge Register (LB_MMU_IT_ACK_REG)
14-55
LB MMU TTB Address High Register (LB_MMU_TTB_H_REG)
. . . . . . . . . . . . . . . . . .
14-56
LB MMU TTB Address Low Register (LB_MMU_TTB_L_REG)
. . . . . . . . . . . . . . . . . . .
14-57
LB MMU Lock Counter Register (LB_MMU_LOCK_REG)
. . . . . . . . . . . . . . . . . . . . . . .
14-58
Local Bus MMU TLB Read/Write Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-59
Local Bus MMU CAM High Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-60
Local Bus MMU CAM Low Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-61
Local Bus MMU RAM High Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-62
Local Bus MMU RAM Low Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-63
Local Bus MMU Global Flush Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-64
Local Bus MMU Entry Flush Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-65
Local Bus MMU CAM Read High Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-66
Local Bus MMU RAM Read High Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-67
Local Bus MMU RAM Read Low Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
14-68
CONF_MOD_USB_HOST_HMC_MODE_R=7 Internal Connectivity
14-69
CONF_MOD_USB_HOST_HMC_MODE_R = 2, 10, 18, and 24 UART Signal
Assignments