TC1784
Table of Contents
User´s Manual
L-27
V1.1, 2011-05
On-Chip Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21-277
Clock Bus Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21-277
MSC Controller Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . 21-277
Connections to SCU, MultiCAN, FADC, DMA, Ports . . . . . . . . . 21-283
Module Clock Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21-285
Clock Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21-288
Fractional Divider Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21-289
Limits of Cascading GTCs and LTCs . . . . . . . . . . . . . . . . . . . . . . 21-293
Interrupt Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21-294
GPTA Register Address Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21-295
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-1
General Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-2
MLI Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-2
Naming Conventions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-4
MLI Communication Principles . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-6
MLI Frame Structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-10
General Frame Layout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-11
Copy Base Address Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-12
Write Offset and Data Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-13
Optimized Write Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-14
Discrete Read Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-15
Optimized Read Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-16
Command Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-17
Answer Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-18
Handshake Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-19
Handshake Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-21
Error-free Handshake . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-21
Ready Delay Time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-22
Non-Acknowledge Error . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-23
Signal Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-24
Address Prediction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-26
Module Kernel Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-27
Frame Handling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-27
Copy Base Address Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-28
Write/Data Frames . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-30
Read Frames . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-34
Answer Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-39
Command Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-41
General MLI Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-44
Parity Check and Parity Error Indication . . . . . . . . . . . . . . . . . . . 22-44
Summary of Contents for TC1784
Page 1: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Page 3: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Page 950: ...TC1784 Direct Memory Access Controller DMA User s Manual 11 132 V1 1 2011 05 DMA V3 03 ...
Page 1949: ...TC1784 General Purpose Timer Array GPTA v5 User s Manual 21 297 V1 1 2011 05 GPTA v5 V1 14 ...
Page 2350: ...w w w i n f i n e o n c o m Published by Infineon Technologies AG Doc_Number ...