![Infineon Technologies TC1784 User Manual Download Page 8](http://html.mh-extra.com/html/infineon-technologies/tc1784/tc1784_user-manual_2055446008.webp)
TC1784
Table of Contents
User´s Manual
L-2
V1.1, 2011-05
General Purpose Timer Array (Intro) . . . . . . . . . . . . . . . . . . . . . . . . . 1-40
Functionality of GPTA0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-41
Functionality of LTCA2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-43
Analog-to-Digital Converters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-44
ADC Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-44
FADC Short Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-46
External Bus Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-49
On-Chip Debug Support (OCDS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-49
On-Chip Debug Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-49
Real Time Trace . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-50
Calibration Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-50
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-1
TC1784 Processor Subsystem . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-1
Central Processing Unit Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-2
General Purpose Register File . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-6
CPU Implementation-Specific Features . . . . . . . . . . . . . . . . . . . . . . . . . . 2-7
Context Save Areas . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-7
Program Counter Register - PC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-7
Memory Integrity Error Handling . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-10
Program Side Memories . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-10
Data Side Memories . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-12
TriCore 1.3 Compatibility . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-15
CPU Subsystem Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-16
CPU Core Special Function Registers (CSFR) . . . . . . . . . . . . . . . . . . . 2-17
CPU General Purpose Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-24
CPU Memory Protection Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-27
Memory Integrity Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-35
Register Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-37
CPU Slave Interface (CPS) Registers . . . . . . . . . . . . . . . . . . . . . . . . . . 2-52
Register Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-53
Summary of Contents for TC1784
Page 1: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Page 3: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Page 950: ...TC1784 Direct Memory Access Controller DMA User s Manual 11 132 V1 1 2011 05 DMA V3 03 ...
Page 1949: ...TC1784 General Purpose Timer Array GPTA v5 User s Manual 21 297 V1 1 2011 05 GPTA v5 V1 14 ...
Page 2350: ...w w w i n f i n e o n c o m Published by Infineon Technologies AG Doc_Number ...