TC1784
Table of Contents
User´s Manual
L-20
V1.1, 2011-05
Half-Duplex Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-9
Continuous Transfers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-10
Parity Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-11
Port Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-12
Baud Rate Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-14
Slave Select Input Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-16
Slave Select Output Generation Unit . . . . . . . . . . . . . . . . . . . . . . 17-17
Error Detection Mechanisms . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-20
Queued SSC Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-24
SSC Kernel Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-27
Module Identification Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-28
SSC0/SSC1/SSC2 Module Implementation . . . . . . . . . . . . . . . . . . . . 17-43
Module Identification Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-43
Interfaces of the SSC Modules . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-43
On-Chip Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-46
SSC0/SSC1/SSC2 Module Related External Registers . . . . . . . . . 17-47
Clock Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-48
Port Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-52
Interrupt Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-58
Address Map of the SSC Modules . . . . . . . . . . . . . . . . . . . . . . . . . . 17-59
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-1
MSC Kernel Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-3
Downstream Channel . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-5
Frame Formats and Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-6
Shift Register Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-12
Transmission Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-14
Downstream Counter and Enable Signals . . . . . . . . . . . . . . . . . . 18-19
Baud Rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-20
Abort of Frames . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-20
Upstream Channel . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-21
Data Frames . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-22
Parity Checking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-22
Data Reception . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-23
Baud Rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-25
Downstream Channel Output Control . . . . . . . . . . . . . . . . . . . . . 18-27
Upstream Channel . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-30
Summary of Contents for TC1784
Page 1: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Page 3: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Page 950: ...TC1784 Direct Memory Access Controller DMA User s Manual 11 132 V1 1 2011 05 DMA V3 03 ...
Page 1949: ...TC1784 General Purpose Timer Array GPTA v5 User s Manual 21 297 V1 1 2011 05 GPTA v5 V1 14 ...
Page 2350: ...w w w i n f i n e o n c o m Published by Infineon Technologies AG Doc_Number ...