![Infineon Technologies TC1784 User Manual Download Page 12](http://html.mh-extra.com/html/infineon-technologies/tc1784/tc1784_user-manual_2055446012.webp)
TC1784
Table of Contents
User´s Manual
L-6
V1.1, 2011-05
Atomic Transfers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4
Address Alignment Rules . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4
Reaction of a Busy Slave . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4
LMB Basic Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5
Local Memory Bus Controller Unit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-6
LMB Bus Default Master . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-7
LMB Bus Error Handling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-7
LMB Bus Control Unit Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-8
LMB Bus Control Unit Control Registers . . . . . . . . . . . . . . . . . . . . 4-10
Local Memory Bus to FPI Bus Interface (LFI Bridge) . . . . . . . . . . . . . . 4-16
Functional Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-16
LMB to FPI Bridge Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . 4-18
LFI Register Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-19
System Peripheral Bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-21
Bus Transaction Types . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-23
Reaction of a Busy Slave . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-23
Address Alignment Rules . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-24
FPI Bus Basic Operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-24
FPI Bus Control Unit (SBCU) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-26
Arbitration on the System Peripheral Bus . . . . . . . . . . . . . . . . . . . 4-26
Starvation Prevention . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-28
FPI Bus Error Handling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-28
BCU Debug Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-31
Address Triggers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-31
Signal Status Triggers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-32
Grant Triggers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-33
Combination of Triggers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-34
BCU Breakpoint Generation Examples . . . . . . . . . . . . . . . . . . . . . 4-34
System Bus Control Unit Registers . . . . . . . . . . . . . . . . . . . . . . . . . . 4-37
SBCU ID Register Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-39
SBCU Control Registers Descriptions . . . . . . . . . . . . . . . . . . . . . . 4-40
SBCU Error Registers Descriptions . . . . . . . . . . . . . . . . . . . . . . . . 4-41
SBCU OCDS Registers Descriptions . . . . . . . . . . . . . . . . . . . . . . 4-45
SBCU Service Request Control Register Description . . . . . . . . . . 4-58
On Chip Bus Master TAG Assignments . . . . . . . . . . . . . . . . . . . . . . . . 4-59
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-1
Summary of Contents for TC1784
Page 1: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Page 3: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Page 950: ...TC1784 Direct Memory Access Controller DMA User s Manual 11 132 V1 1 2011 05 DMA V3 03 ...
Page 1949: ...TC1784 General Purpose Timer Array GPTA v5 User s Manual 21 297 V1 1 2011 05 GPTA v5 V1 14 ...
Page 2350: ...w w w i n f i n e o n c o m Published by Infineon Technologies AG Doc_Number ...