User’s Manual
L-19
V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
Concurrent Debugging . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-11 [1]
Debug Interface (Cerberus) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-12 [1]
Communication Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-13 [1]
Triggered Transfers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-13 [1]
Multi Core Break Switch . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-13 [1]
Cerberus and JTAG Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17-16 [1]
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-1 [1]
Address Map of Segment 15 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18-2 [1]