User’s Manual
L-29
V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
Pad Driver Characteristics Selection . . . . . . . . . . . . . . . . . . . 24-253 [2]
Emergency Control of GPTA Output Ports Lines . . . . . . . . . 24-255 [2]
On-Chip Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-256 [2]
Clock Bus Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-256 [2]
MSC Controller Connections . . . . . . . . . . . . . . . . . . . . . . . . . 24-257 [2]
GPTA Connections with SCU, MultiCAN, FADC, DMA, Ports 24-263 [2]
Module Clock Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-265 [2]
Clock Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-267 [2]
Limits of Cascading GTCs and LTCs . . . . . . . . . . . . . . . . . . . . 24-272 [2]
Interrupt Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24-273 [2]
GPTA Register Address Map . . . . . . . . . . . . . . . . . . . . . . . . . . 24-274 [2]
Analog-to-Digital Converter (ADC)
. . . . . . . . . . . . . . . . . . . . . . . . . 25-1 [2]
Analog Input Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-4 [2]
Conversion Request Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-5 [2]
Parallel Conversion Request Sources . . . . . . . . . . . . . . . . . . . . 25-5 [2]
Sequential Conversion Request Sources . . . . . . . . . . . . . . . . . 25-6 [2]
Parallel Conversion Request Source “Timer” . . . . . . . . . . . . . . 25-8 [2]
Parallel Conversion Request Source “External Event” . . . . . . 25-11 [2]
Parallel Conversion Request Source “Software” . . . . . . . . . . . 25-14 [2]
Parallel Conversion Request Source “Auto-Scan” . . . . . . . . . . 25-15 [2]
Sequential Conversion Request Source “Channel Injection” . . 25-21 [2]
Sequential Conversion Request Source “Queue” . . . . . . . . . . 25-25 [2]
Conversion Request Arbitration . . . . . . . . . . . . . . . . . . . . . . . . . . 25-29 [2]
Source Arbitration Level . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-30 [2]
Arbitration Participation Flags . . . . . . . . . . . . . . . . . . . . . . . . . 25-30 [2]
Cancel Functionality . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-31 [2]
Clear of Pending Conversion Requests . . . . . . . . . . . . . . . . . . 25-31 [2]
Arbitration and Synchronized Injection . . . . . . . . . . . . . . . . . . 25-32 [2]
Arbitration Lock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-32 [2]
Conversion Principles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-34 [2]
Conversion Timing Control (CTC and CPS) . . . . . . . . . . . . . . 25-34 [2]
Sample Timing Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-35 [2]
Power-Up Calibration Time . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-36 [2]
AREF
and
V
AGND
) . . . . . . . . . . . . . . . . . . . . 25-37 [2]
Error through Overload Conditions . . . . . . . . . . . . . . . . . . . . . . . 25-38 [2]
Expansion of Analog Channels . . . . . . . . . . . . . . . . . . . . . . . . . . 25-41 [2]
Inverse Current Injection (Overload) Behavior . . . . . . . . . . . . 25-42 [2]
On Resistance of the External Multiplexer . . . . . . . . . . . . . . . . 25-42 [2]
Timing of the External Multiplexer . . . . . . . . . . . . . . . . . . . . . . 25-42 [2]