User’s Manual
L-30
V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
Load Capacitance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-42 [2]
Service Request Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-43 [2]
Channel Request Source Control . . . . . . . . . . . . . . . . . . . . . . 25-45 [2]
Parallel/Serial Request Source Control . . . . . . . . . . . . . . . . . . 25-46 [2]
Service Request Compressor . . . . . . . . . . . . . . . . . . . . . . . . . 25-47 [2]
Service Request Flag Control . . . . . . . . . . . . . . . . . . . . . . . . . 25-48 [2]
Synchronization of Two ADC Modules . . . . . . . . . . . . . . . . . . . . 25-49 [2]
Synchronized Injection Mode . . . . . . . . . . . . . . . . . . . . . . . . . . 25-50 [2]
Status Information During Synchronized Conversion . . . . . . . 25-51 [2]
Master-Slave Functionality for Synchronized Injection . . . . . . 25-51 [2]
Conversion Timing during Synchronized Conversion . . . . . . . 25-54 [2]
Service Request Generation in Synchronized Injection . . . . . . 25-54 [2]
Example for Synchronized Injection . . . . . . . . . . . . . . . . . . . . 25-55 [2]
ADC0/ADC1 Kernel Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-57 [2]
Identification Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-59 [2]
Channel Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-60 [2]
Queue Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-69 [2]
External Trigger Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-73 [2]
Auto-Scan Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-75 [2]
Other Control/Status Registers . . . . . . . . . . . . . . . . . . . . . . . . . . 25-78 [2]
Channel Inject Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-90 [2]
Software Request Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-92 [2]
Service Request Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-94 [2]
Implementation of ADC0/ADC1 . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-100 [2]
Interface Connections of the ADC Modules . . . . . . . . . . . . . . . . 25-100 [2]
ADC0/ADC1 Module Related External Registers . . . . . . . . . . . 25-102 [2]
ADC Clock Control Register . . . . . . . . . . . . . . . . . . . . . . . . . 25-105 [2]
ADC Fractional Divider Register . . . . . . . . . . . . . . . . . . . . . . 25-106 [2]
Input/Output Control Register . . . . . . . . . . . . . . . . . . . . . . . . 25-109 [2]
Pad Output Driver Characteristics Selection . . . . . . . . . . . . . 25-110 [2]
Analog Input Line to Analog Input Channel Connections . . . . . 25-111 [2]
On-Chip Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-113 [2]
Reference Voltage Selection . . . . . . . . . . . . . . . . . . . . . . . . . 25-113 [2]
Request/Gating Input Signal Connections . . . . . . . . . . . . . . . 25-114 [2]
Service Request Output Lines . . . . . . . . . . . . . . . . . . . . . . . . 25-119 [2]
Service Request Control Registers . . . . . . . . . . . . . . . . . . . . 25-120 [2]
Die Temperature Sensor . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25-120 [2]
Fast Analog-to-Digital Converter (FADC)
. . . . . . . . . . . . . . . . . . . 26-1 [2]
FADC Kernel Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-2 [2]