TC1796
System Units (Vol. 1 of 2)
Direct Memory Access Controller
User’s Manual
12-48
V2.0, 2007-07
DMA, V2.0
The Suspend Mode Register contains bits for each DMA channel that make it possible
to enable/disable its Soft-suspend Mode capability and that indicate its suspend status.
DMA_SUSPMR
DMA Suspend Mode Register
(068
H
)
Reset Value: 0000 0000
H
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
SUS
AC
17
SUS
AC
16
SUS
AC
15
SUS
AC
14
SUS
AC
13
SUS
AC
12
SUS
AC
11
SUS
AC
10
SUS
AC
07
SUS
AC
06
SUS
AC
05
SUS
AC
04
SUS
AC
03
SUS
AC
02
SUS
AC
01
SUS
AC
00
rh
rh
rh
rh
rh
rh
rh
rh
rh
rh
rh
rh
rh
rh
rh
rh
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
SUS
EN
17
SUS
EN
16
SUS
EN
15
SUS
EN
14
SUS
EN
13
SUS
EN
12
SUS
EN
11
SUS
EN
10
SUS
EN
07
SUS
EN
06
SUS
EN
05
SUS
EN
04
SUS
EN
03
SUS
EN
02
SUS
EN
01
SUS
EN
00
rw
rw
rw
rw
rw
rw
rw
rw
rw
rw
rw
rw
rw
rw
rw
rw
Field
Bits
Type Description
SUSEN0x
(x = 0-7)
x
rw
Suspend Enable for DMA Channel 0x
This bit enables the soft suspend capability
individually for each DMA channel 0x.
0
B
DMA channel 0x is disabled for Soft-suspend
Mode. The DMA channel 0x does not react on
an active suspend request signal SUSREQ.
1
B
DMA channel 0x is enabled for Soft-suspend
Mode. If the suspend request signal SUSREQ
becomes active, a DMA transaction of DMA
channel 0x is stopped after the current DMA
transfer has been finished.
Soft-suspend Mode can be terminated when
SUSEN0x is written with 0.