User’s Manual
L-14
V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
Pattern Detection for 8-bit Data Width . . . . . . . . . . . . . . . . . . . 12-36 [1]
Pattern Detection for 16-bit Data Width . . . . . . . . . . . . . . . . . . 12-37 [1]
Pattern Detection for 32-bit Data Width . . . . . . . . . . . . . . . . . . 12-39 [1]
Access Protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-40 [1]
DMA Module Kernel Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-42 [1]
System Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-45 [1]
General Control/Status Registers . . . . . . . . . . . . . . . . . . . . . . . . 12-51 [1]
Move Engine Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-69 [1]
Channel Control/Status Registers . . . . . . . . . . . . . . . . . . . . . . . . 12-76 [1]
Channel Address Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-88 [1]
DMA Module Implementation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-91 [1]
DMA Request Wiring Matrix . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-92 [1]
Access Protection Assignment . . . . . . . . . . . . . . . . . . . . . . . . . . 12-98 [1]
Implementation-specific DMA Registers . . . . . . . . . . . . . . . . . . 12-103 [1]
Clock Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-105 [1]
DMA Service Request Control Registers . . . . . . . . . . . . . . . . 12-106 [1]
MLI Service Request Control Registers . . . . . . . . . . . . . . . . . 12-107 [1]
System Interrupt Service Request Control Register . . . . . . . 12-108 [1]
DMA Controller Address Map . . . . . . . . . . . . . . . . . . . . . . . . . . 12-109 [1]
Memory Checker Module . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-110 [1]
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-110 [1]
Memory Checker Registers . . . . . . . . . . . . . . . . . . . . . . . . . . 12-112 [1]
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-1 [1]
Data Bus, D[31:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-3 [1]
Address Bus, A[23:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-4 [1]
Chip Selects, CS[3:0], CSCOMB . . . . . . . . . . . . . . . . . . . . . . . . . . 13-4 [1]
Burst Flash Clock Output/Input, BFCLKO/BFCLKI . . . . . . . . . . . . 13-4 [1]
Read/Write Control Lines, RD, RD/WR and MR/W . . . . . . . . . . . . 13-4 [1]
Address Valid, ADV . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-5 [1]
Byte Controls, BC[3:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-5 [1]
Wait Input, WAIT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-6 [1]
Burst Address Advance, BAA . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-6 [1]
Bus Arbitration Signals, HOLD, HLDA, and BREQ . . . . . . . . . . . . 13-6 [1]
EBU Power Supply . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-6 [1]
External Bus Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-7 [1]
Arbitration Signals and Parameters . . . . . . . . . . . . . . . . . . . . . . . . 13-7 [1]
No Bus Arbitration Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-10 [1]