CHAPTER 5 MEMORY ACCESS CONTROL FUNCTION
178
User’s Manual U14359EJ4V0UM
5.4.3 Address multiplex function
Depending on the value of the SAW0n and SAW1n bits in SDRAM configuration register n (SCRn), the row
address output in the SDRAM cycle is multiplexed as shown in Figure 5-12 (a) (n = 1, 3, 4, 6). Depending on the
value of the SSO0n and SSO1n bits, the column address output in the SDRAM cycle is multiplexed as shown in
Figure 5-12 (b) (n = 1, 3, 4, 6). In Figures 5-12 (a) and (b), a0 to a25 indicate the addresses output from the CPU,
and A0 to A25 indicate the address pins of the V850E/MA1.
Figure 5-12. Row Address/Column Address Output (1/2)
(a) Row address output
A15
a25
A14
a24
A13
a23
A25 to A18
Address pin
a25 to a18
Row address
(SAW1n, SAW0n = 10)
A17
a17
A16
a16
A12
a22
A11
a21
A10
a20
A9
a19
A8
a18
A7
a17
A6
a16
A5
a15
A4
a14
A3
a13
A2
a12
A1
a11
A0
a10
a24 a23 a22
a25 to a18
Row address
(SAW1n, SAW0n = 01)
a17 a25
a21 a20 a19 a18 a17 a16 a15 a14 a13 a12 a11 a10 a9
a23 a22 a21
a25 to a18
Row address
(SAW1n, SAW0n = 00)
a25 a24
a20 a19 a18 a17 a16 a15 a14 a13 a12 a11 a10
a9
a8
Remark
n = 1, 3, 4, 6
(b) Column address output (using all bank precharge command)
A15
a15
A14
a14
A13
a13
A25 to A18
Address pin
a25 to a18
Column address
(SSO1n, SSO0n = 00)
A17
a17
A16
a16
A12
a12
A11
a11
A10
1
A9
a9
A8
a8
A7
a7
A6
a6
A5
a5
A4
a4
A3
a3
A2
a2
A1
a1
A0
a0
a15 a14 a13
a25 to a18
Column address
(SSO1n, SSO0n = 01)
a17 a16
a12
1
a10
a9
a8
a7
a6
a5
a4
a3
a2
a1
a0
Remark
n = 1, 3, 4, 6
(c) Column address output (using register write command)
A15
0
A14
0
A13
0
A25 to A18
Address pin
0
Column address
(SSO1n, SSO0n = 00)
A17
0
A16
0
A12
0
A11
0
A10
0
A9
0
A8
0
A7
0
A6
LTM2
A5
LTM1
A4
LTM0
A3
0
A2
0
A1
0
A0
0
0
0
0
0
Column address
(SSO1n, SSO0n = 01)
0
0
0
0
0
0
0
LTM2 LTM1 LTM0
0
0
0
0
0
Remark
n = 1, 3, 4, 6