CHAPTER 11 SERIAL INTERFACE FUNCTION
386
User’s Manual U14359EJ4V0UM
(3) Baud rate setting example
Table 11-3. Baud Rate Generator Setting Data
f
XX
= 50 MHz
f
XX
= 40 MHz
f
XX
= 33 MHz
f
XX
= 10 MHz
Baud Rate
(bps)
f
XCLK
k
ERR
f
XCLK
k
ERR
f
XCLK
k
ERR
f
XCLK
k
ERR
300
f
XX
/2
9
163
0.15
f
XX
/2
10
65
0.16
f
XX
/2
8
215
−
0.07
f
XX
/2
7
130
0.16
600
f
XX
/2
8
163
0.15
f
XX
/2
9
65
0.16
f
XX
/2
7
215
−
0.07
f
XX
/2
6
130
0.16
1,200
f
XX
/2
7
163
0.15
f
XX
/2
8
65
0.16
f
XX
/2
6
215
−
0.07
f
XX
/2
5
130
0.16
2,400
f
XX
/2
6
163
0.15
f
XX
/2
7
65
0.16
f
XX
/2
5
215
−
0.07
f
XX
/2
4
130
0.16
4,800
f
XX
/2
5
163
0.15
f
XX
/2
6
65
0.16
f
XX
/2
4
215
−
0.07
f
XX
/2
3
130
0.16
9,600
f
XX
/2
4
163
0.15
f
XX
/2
5
65
0.16
f
XX
/2
3
215
−
0.07
f
XX
/2
2
130
0.16
19,200
f
XX
/2
3
163
0.15
f
XX
/2
4
80
0.16
f
XX
/2
2
215
−
0.07
f
XX
/2
1
130
0.16
31,250
f
XX
/2
3
100
0
f
XX
/2
3
65
0
f
XX
/2
2
132
0
f
XX
/2
1
80
0
38,400
f
XX
/2
2
163
0.15
f
XX
/2
3
65
0.16
f
XX
/2
1
215
−
0.07
f
XX
/2
0
130
0.16
76,800
f
XX
/2
2
81
0.47
f
XX
/2
2
65
0.16
f
XX
/2
1
107
0.39
f
XX
/2
0
65
0.16
153,600
f
XX
/2
1
81
0.47
f
XX
/2
1
65
0.16
f
XX
/2
1
54
−
0.54
f
XX
/2
0
33
−
1.36
312,500
f
XX
/2
1
40
0
f
XX
/2
1
32
0
f
XX
/2
1
26
1.54
f
XX
/2
0
16
0
Caution
The maximum allowable frequency of the basic clock (f
XCLK
) is 25 MHz.
Remark
f
XX
:
Internal system clock
f
XCLK
:
Basic clock
k:
Settings of BRGn7 to BRGn0 bits in BRGCn register (n = 0 to 2)
ERR:
Baud rate error [%]