![NXP Semiconductors LPC43Sxx Скачать руководство пользователя страница 1422](http://html1.mh-extra.com/html/nxp-semiconductors/lpc43sxx/lpc43sxx_user-manual_17218271422.webp)
UM10503
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2015. All rights reserved.
User manual
Rev. 2.1 — 10 December 2015
1422 of 1441
NXP Semiconductors
UM10503
Chapter 54: Supplementary information
Chapter 10: LPC43xx/LPC43Sxx Event router
How to read this chapter . . . . . . . . . . . . . . . . 122
Basic configuration . . . . . . . . . . . . . . . . . . . . 122
General description . . . . . . . . . . . . . . . . . . . . 122
Event router inputs . . . . . . . . . . . . . . . . . . . . 123
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 125
Register description . . . . . . . . . . . . . . . . . . . 125
Level configuration register . . . . . . . . . . . . . 125
Edge configuration register . . . . . . . . . . . . . 129
Clear event enable register . . . . . . . . . . . . . 132
Set event enable register . . . . . . . . . . . . . . . 133
Event status register . . . . . . . . . . . . . . . . . . 135
Event enable register . . . . . . . . . . . . . . . . . . 135
Clear event status register . . . . . . . . . . . . . . 137
Set event status register . . . . . . . . . . . . . . . 138
Chapter 11: LPC43xx/LPC43Sxx Configuration Registers (CREG)
How to read this chapter . . . . . . . . . . . . . . . . 140
Basic configuration . . . . . . . . . . . . . . . . . . . . 140
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 141
Register description . . . . . . . . . . . . . . . . . . . 142
CREG0 control register . . . . . . . . . . . . . . . . 143
CREG1 control register . . . . . . . . . . . . . . . . 145
ARM Cortex-M4 memory mapping register . 145
CREG5 control register . . . . . . . . . . . . . . . . 145
DMA mux control register . . . . . . . . . . . . . . . 146
Configuration register for flash
bank A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 149
Configuration register for flash
bank B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 150
ETB SRAM configuration register . . . . . . . . 151
CREG6 control register . . . . . . . . . . . . . . . . 151
Cortex-M4 TXEV event clear register . . . . . 153
Chip ID register . . . . . . . . . . . . . . . . . . . . . . 153
Cortex-M0SUB TXEV event clear register . . 153
Cortex-M0APP TXEV event clear register . . 154
register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 154
USB0 frame length adjust register . . . . . . . . 154
USB1 frame length adjust register . . . . . . . . 155
Chapter 12: LPC43xx/LPC43Sxx Power Management Controller (PMC)
How to read this chapter . . . . . . . . . . . . . . . . 157
General description . . . . . . . . . . . . . . . . . . . . 157
Active mode . . . . . . . . . . . . . . . . . . . . . . . . . 159
Sleep mode . . . . . . . . . . . . . . . . . . . . . . . . . 159
Deep-sleep mode . . . . . . . . . . . . . . . . . . . . . 159
Power-down mode . . . . . . . . . . . . . . . . . . . . 160
Deep power-down . . . . . . . . . . . . . . . . . . . . 160
Deep power-down modes. . . . . . . . . . . . . . . 161
Memory retention in Power-down modes . . 161
Register description . . . . . . . . . . . . . . . . . . . 162
Hardware sleep event enable register
PD0_SLEEP0_HW_ENA . . . . . . . . . . . . . . . 162
PD0_SLEEP0_MODE . . . . . . . . . . . . . . . . . 163
Functional description . . . . . . . . . . . . . . . . . 164
Run-time programming . . . . . . . . . . . . . . . . 164
Chapter 13: LPC43xx/LPC43Sxx Clock Generation Unit (CGU)
How to read this chapter . . . . . . . . . . . . . . . . 165
Basic configuration . . . . . . . . . . . . . . . . . . . . 165
Configuring the BASE_M4_CLK for high
operating frequencies . . . . . . . . . . . . . . . . . . 165
13.2.1.1 Changing the BASE_M4_CLK after power-up,
reset, or deep power-down mode . . . . . . . . . 166
13.2.1.2 Changing the BASE_M4_CLK after waking up
from deep-sleep or power-down modes . . . . 166
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 167
General description . . . . . . . . . . . . . . . . . . . . 167
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 172
Register description . . . . . . . . . . . . . . . . . . . 172
Frequency monitor register . . . . . . . . . . . . . 175
Crystal oscillator control register . . . . . . . . . 176
PLL0USB registers . . . . . . . . . . . . . . . . . . . . 177
13.6.3.1 PLL0USB status register . . . . . . . . . . . . . . . 177
13.6.3.2 PLL0USB control register . . . . . . . . . . . . . . 177
13.6.3.3 PLL0USB
register . . . . . . . . . . . . 178
13.6.3.4 PLL0USB NP-divider register . . . . . . . . . . . 180
13.6.4
PLL0AUDIO registers . . . . . . . . . . . . . . . . . 181
13.6.4.1 PLL0AUDIO status register . . . . . . . . . . . . . 181
13.6.4.2 PLL0AUDIO control register . . . . . . . . . . . . 181
13.6.4.3 PLL0AUDIO M-divider register . . . . . . . . . . 182
13.6.4.4 PLL0AUDIO NP-divider register . . . . . . . . . 183
13.6.4.5 PLL0AUDIO fractional divider register . . . . . 184
13.6.5
PLL1 registers . . . . . . . . . . . . . . . . . . . . . . . 184
13.6.5.1 PLL1 status register . . . . . . . . . . . . . . . . . . . 184
13.6.5.2 PLL1 control register . . . . . . . . . . . . . . . . . . 185
13.6.6
Integer divider register A . . . . . . . . . . . . . . . 186
Integer divider register B, C, D. . . . . . . . . . . 187
Integer divider register E . . . . . . . . . . . . . . . 188
BASE_SAFE_CLK control register . . . . . . . 189