![NXP Semiconductors LPC43Sxx Скачать руководство пользователя страница 1428](http://html1.mh-extra.com/html/nxp-semiconductors/lpc43sxx/lpc43sxx_user-manual_17218271428.webp)
UM10503
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2015. All rights reserved.
User manual
Rev. 2.1 — 10 December 2015
1428 of 1441
NXP Semiconductors
UM10503
Chapter 54: Supplementary information
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 613
Static Memory Configuration registers . . . . . 614
Static Memory Write Enable Delay registers 616
Static Memory Read Delay registers . . . . . . 616
Static Memory Write Delay registers. . . . . . . 617
Static Memory Turn Round Delay registers . 618
Functional description . . . . . . . . . . . . . . . . . 619
AHB slave register interface . . . . . . . . . . . . . 619
AHB slave memory interface . . . . . . . . . . . . 619
23.8.2.3 Write protected memory areas. . . . . . . . . . . 619
23.8.3
Pad interface . . . . . . . . . . . . . . . . . . . . . . . . 619
Data buffers . . . . . . . . . . . . . . . . . . . . . . . . . 620
23.8.4.1 Write buffers. . . . . . . . . . . . . . . . . . . . . . . . . 620
23.8.4.2 Read buffers . . . . . . . . . . . . . . . . . . . . . . . . 620
23.8.5
Using the EMC with SDRAM . . . . . . . . . . . . 621
23.8.5.1 SDRAM burst length . . . . . . . . . . . . . . . . . . 621
23.8.5.2 SDRAM mode register burst length set-up . 621
23.8.5.2.1 Example for setting the SDRAM mode
register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 623
23.8.5.3 Self-refresh mode . . . . . . . . . . . . . . . . . . . . 623
23.8.6 External
interface . . . . . . . . . 624
23.8.6.3 8-bit wide memory bank connection . . . . . . 626
Chapter 24: LPC43xx/LPC43Sxx SPI Flash Interface (SPIFI)
How to read this chapter . . . . . . . . . . . . . . . . 627
Basic configuration . . . . . . . . . . . . . . . . . . . . 627
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 627
General description . . . . . . . . . . . . . . . . . . . . 627
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 628
Register description . . . . . . . . . . . . . . . . . . . 629
SPIFI control register . . . . . . . . . . . . . . . . . . 629
SPIFI command register . . . . . . . . . . . . . . . . 630
SPIFI address register . . . . . . . . . . . . . . . . . 632
SPIFI intermediate data register . . . . . . . . . 632
SPIFI cache limit register . . . . . . . . . . . . . . . 633
SPIFI data register . . . . . . . . . . . . . . . . . . . . 633
SPIFI memory command register . . . . . . . . 633
SPIFI status register . . . . . . . . . . . . . . . . . . 635
Functional description . . . . . . . . . . . . . . . . . 635
Data transfer . . . . . . . . . . . . . . . . . . . . . . . . 635
Software requirements and capabilities . . . . 637
Peripheral mode DMA operation . . . . . . . . . 638
Chapter 25: LPC43xx/LPC43Sxx USB0 Host/Device/OTG controller
How to read this chapter . . . . . . . . . . . . . . . . 640
Basic configuration . . . . . . . . . . . . . . . . . . . . 640
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 640
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . 641
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . 641
About USB On-The-Go. . . . . . . . . . . . . . . . . 641
USB acronyms and abbreviations . . . . . . . . 642
Transmit and receive buffers . . . . . . . . . . . . 642
Fixed endpoint configuration. . . . . . . . . . . . . 642
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 643
Requirements for connecting the
USB0_VBUS/USB1_VBUS signal . . . . . . . . 644
Register description . . . . . . . . . . . . . . . . . . . 644
Use of registers . . . . . . . . . . . . . . . . . . . . . . 646
Device/host capability registers . . . . . . . . . . 647
USB Command register (USBCMD). . . . . . . 650
25.6.3.1 Device mode. . . . . . . . . . . . . . . . . . . . . . . . . 650
25.6.3.2 Host mode . . . . . . . . . . . . . . . . . . . . . . . . . . 651
25.6.4
USB Status register (USBSTS). . . . . . . . . . . 653
25.6.4.1 Device mode. . . . . . . . . . . . . . . . . . . . . . . . . 654
25.6.4.2 Host mode . . . . . . . . . . . . . . . . . . . . . . . . . . 656
25.6.5
USB Interrupt register (USBINTR) . . . . . . . . 658
25.6.5.1 Device mode. . . . . . . . . . . . . . . . . . . . . . . . . 658
25.6.5.2 Host mode . . . . . . . . . . . . . . . . . . . . . . . . . . 659
25.6.6
Frame index register (FRINDEX) . . . . . . . . . 660
25.6.6.1 Device mode. . . . . . . . . . . . . . . . . . . . . . . . . 660
25.6.6.2 Host mode . . . . . . . . . . . . . . . . . . . . . . . . . . 661
25.6.7
25.6.7.1 Device mode . . . . . . . . . . . . . . . . . . . . . . . . 661
25.6.7.2 Host mode . . . . . . . . . . . . . . . . . . . . . . . . . . 662
25.6.8
25.6.8.1 Device mode . . . . . . . . . . . . . . . . . . . . . . . . 662
25.6.8.2 Host mode . . . . . . . . . . . . . . . . . . . . . . . . . . 663
25.6.9
TT Control register (TTCTRL) . . . . . . . . . . . 663
Burst Size register (BURSTSIZE) . . . . . . . . 663
Transfer buffer Fill Tuning register
(TXFILLTUNING) . . . . . . . . . . . . . . . . . . . . . 664
25.6.11.1 Device controller . . . . . . . . . . . . . . . . . . . . . 664
25.6.11.2 Host controller . . . . . . . . . . . . . . . . . . . . . . . 664
25.6.12
BINTERVAL register . . . . . . . . . . . . . . . . . . 665
USB Endpoint NAK register (ENDPTNAK) . 666
USB Endpoint NAK Enable register
(ENDPTNAKEN) . . . . . . . . . . . . . . . . . . . . . 666
25.6.14.1 Device mode . . . . . . . . . . . . . . . . . . . . . . . . 666