![NXP Semiconductors LPC43Sxx Скачать руководство пользователя страница 1440](http://html1.mh-extra.com/html/nxp-semiconductors/lpc43sxx/lpc43sxx_user-manual_17218271440.webp)
UM10503
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2015. All rights reserved.
User manual
Rev. 2.1 — 10 December 2015
1440 of 1441
NXP Semiconductors
UM10503
Chapter 54: Supplementary information
A/D Control register . . . . . . . . . . . . . . . . . . 1330
A/D Global Data register . . . . . . . . . . . . . . 1331
A/D Interrupt Enable register . . . . . . . . . . . 1332
A/D Data Registers . . . . . . . . . . . . . . . . . . 1332
A/D Status register . . . . . . . . . . . . . . . . . . . 1333
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . 1333
47.7.1 Hardware-triggered conversion . . . . . . . . . 1333
47.7.2
Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . 1333
DMA control . . . . . . . . . . . . . . . . . . . . . . . . 1334
Chapter 48: 12-bit ADC (ADCHS)
How to read this chapter . . . . . . . . . . . . . . . 1335
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1335
Basic configuration . . . . . . . . . . . . . . . . . . . 1335
Pin description . . . . . . . . . . . . . . . . . . . . . . . 1336
General description . . . . . . . . . . . . . . . . . . . 1336
Register description . . . . . . . . . . . . . . . . . . 1337
FIFO flush register . . . . . . . . . . . . . . . . . . . 1338
DMA request register . . . . . . . . . . . . . . . . . 1338
FIFO fill level register . . . . . . . . . . . . . . . . . 1340
FIFO configuration register . . . . . . . . . . . . . 1340
Trigger register . . . . . . . . . . . . . . . . . . . . . . 1341
Descriptor status register . . . . . . . . . . . . . . 1341
Power-down register. . . . . . . . . . . . . . . . . . 1341
Configuration register . . . . . . . . . . . . . . . . . 1341
Threshold A/B register . . . . . . . . . . . . . . . . 1342
Last sample registers . . . . . . . . . . . . . . . . . 1343
Speed register . . . . . . . . . . . . . . . . . . . . . . 1344
Power control register. . . . . . . . . . . . . . . . . 1344
FIFO output register . . . . . . . . . . . . . . . . . . 1345
Descriptor table 0 register. . . . . . . . . . . . . . 1346
Descriptor table 1 register. . . . . . . . . . . . . . 1348
Interrupt 0 clear mask register . . . . . . . . . . 1349
Interrupt 0 set mask register . . . . . . . . . . . . 1349
Interrupt 0 enable register . . . . . . . . . . . . . 1349
Interrupt 0 status register . . . . . . . . . . . . . . 1349
Interrupt 0 clear status register . . . . . . . . . 1350
Interrupt 0 set status register . . . . . . . . . . . 1350
Interrupt 1 clear mask register . . . . . . . . . . 1350
Interrupt 1 set mask register . . . . . . . . . . . 1351
Interrupt 1 mask register . . . . . . . . . . . . . . 1351
Interrupt 1 status register . . . . . . . . . . . . . . 1351
Interrupt 1 clear status register . . . . . . . . . 1352
Interrupt 1 set status register . . . . . . . . . . . 1352
Functional description . . . . . . . . . . . . . . . . 1353
Analog inputs . . . . . . . . . . . . . . . . . . . . . . . 1353
Reduced power modes . . . . . . . . . . . . . . . 1353
Descriptor driven conversion . . . . . . . . . . . 1354
DMA access. . . . . . . . . . . . . . . . . . . . . . . . 1355
48.7.4.1 DMA read. . . . . . . . . . . . . . . . . . . . . . . . . . 1355
48.7.4.2 DMA write . . . . . . . . . . . . . . . . . . . . . . . . . 1356
48.7.5
Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . 1356
48.7.5.1 Descriptor related interrupts. . . . . . . . . . . . 1356
48.7.5.2 Comparator interrupts . . . . . . . . . . . . . . . . 1356
48.7.5.2.1 Range interrupt . . . . . . . . . . . . . . . . . . . . . 1356
48.7.5.2.2 Slope interrupt . . . . . . . . . . . . . . . . . . . . . . 1357
48.7.5.3 FIFO status interrupts . . . . . . . . . . . . . . . . 1357
48.7.6
ADC external triggers. . . . . . . . . . . . . . . . . 1357
Chapter 49: LPC43xx/LPC13Sxx DAC
How to read this chapter . . . . . . . . . . . . . . . 1358
Basic configuration . . . . . . . . . . . . . . . . . . . 1358
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1358
Pin description . . . . . . . . . . . . . . . . . . . . . . . 1359
Register description . . . . . . . . . . . . . . . . . . 1359
D/A converter register . . . . . . . . . . . . . . . . 1359
D/A Converter Control register . . . . . . . . . 1359
D/A Converter Counter Value register . . . . 1360
Functional description . . . . . . . . . . . . . . . . 1360
DMA counter . . . . . . . . . . . . . . . . . . . . . . . 1360
Double buffering. . . . . . . . . . . . . . . . . . . . . 1361
Chapter 50: LPC43xx/LPC43Sxx EEPROM memory
How to read this chapter . . . . . . . . . . . . . . . 1362
Basic configuration . . . . . . . . . . . . . . . . . . . 1362
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1362
General description . . . . . . . . . . . . . . . . . . . 1362
Register description . . . . . . . . . . . . . . . . . . 1363
EEPROM control registers . . . . . . . . . . . . . 1364
command register . . . . . . . . . . . 1364
read wait state register . . . . . . . 1364
auto programming register . . . . 1365
50.5.1.4 EEPROM wait state register . . . . . . . . . . . 1365
50.5.1.5 EEPROM
divider register . . . . . . . . . 1366
50.5.1.6 EEPROM power down register . . . . . . . . . 1366
50.5.2
Interrupt registers . . . . . . . . . . . . . . . . . . . . 1367
50.5.2.1 Interrupt enable clear register . . . . . . . . . . 1367
50.5.2.2 Interrupt
enable set register . . . . . . . . . . . 1367
50.5.2.3 Interrupt status register . . . . . . . . . . . . . . . 1367
50.5.2.4 Interrupt
. . . . . . . . . . . . . . 1368
50.5.2.5 Interrupt status clear register . . . . . . . . . . 1368
50.5.2.6 Interrupt
status set . . . . . . . . . . . . . . . . . . 1368
Functional description . . . . . . . . . . . . . . . . 1369
Initialization . . . . . . . . . . . . . . . . . . . . . . . . 1369
EEPROM operations . . . . . . . . . . . . . . . . . 1369
50.6.2.1 Writing and erase/programming. . . . . . . . . 1369