13.
Peripherals Configuration Summary
Table 13-1. Peripherals Configuration Summary
Peripher
al name
Base
address
IRQ line
AHB clock
APB clock
Bus
Clock
Domain
Generic
Clock
PAC
Events
DMA
Power
domain
Index
Enabled
at Reset
Index
Enabled
at Reset
Name
Index
Index
Prot at
Reset
User
Generat
or
Index
Sleep
Walking
Name
AHB-
APB
Bridge A
0x40000
000
—
0
Y
—
—
CPU
—
—
—
—
—
—
N/A
PDTOP
PAC
0x40000
000
0
7
Y
0
Y
CPU
—
0
—
—
69 :
ACCERR
—
N/A
PDTOP
PM
0x40000
400
0
—
—
1
Y
Backup
—
1
N
—
—
—
N/A
PDBACK
UP
MCLK
0x40000
800
0
—
—
2
Y
CPU
—
2
N
—
—
—
Y
PDTOP
RSTC
0x40000
C00
—
—
—
3
Y
Backup
—
3
N
—
—
—
N/A
PDBACK
UP
OSCCTR
L
0x40001
000
0
—
—
4
Y
CPU
0:
DFLL48
M
reference
1:
FDPLL96
M clk
source
2:
FDPLL96
M 32kHz
4
N
—
0: CFD
—
Y
PDTOP
OSC32K
CTRL
0x40001
400
0
—
—
5
Y
Backup
—
5
N
—
1: CFD
—
—
PDBACK
UP
SUPC
0x40001
800
0
—
—
6
Y
Backup
—
6
N
—
—
—
N/A
PDBACK
UP
GCLK
0x40001
C00
—
—
—
7
Y
CPU
—
7
N
—
—
—
N/A
PDTOP
WDT
0x40002
000
1
—
—
8
Y
CPU
—
8
N
—
—
—
Y
PDTOP
RTC
0x40002
400
2
—
—
9
Y
Backup
—
9
N
0:
TAMPEV
T
2: CMP0/
ALARM0
3: CMP1
4:
TAMPER
5: OVF
6-13:
PER0-7
1:
TIMEST
AMP
Y
PDBACK
UP
EIC
0x40002
800
3, NMI
—
—
10
Y
CPU
3
10
N
—
14-29:
EXTINT0
-15
—
Y
PDTOP
FREQM
0x40002
C00
4
—
—
11
Y
CPU
4:
FREQM_
MSR 5:
FREQM_
REF
11
N
—
4: DONE
—
Y
PDTOP
AHB-
APB
Bridge B
0x41000
000
—
1
Y
—
—
CPU
—
—
—
—
—
—
N/A
PDTOP
USB
0x41000
000
5
4
Y
0
Y
CPU
6
0
N
—
—
—
Y
PDTOP
DSU
0x41002
000
—
5
Y
1
Y
CPU
—
1
Y
—
—
—
N/A
PDTOP
NVMCT
RL
0x41004
000
6
8
Y
2
Y
CPU
—
2
N
—
—
—
Y
PDTOP
Atmel SAM L22G / L22J / L22N [DATASHEET]
Atmel-42402E-SAM L22G / L22J / L22N_Datasheet_Complete-07/2016
73