![NXP Semiconductors freescale semiconductor ColdFire MCF51CN128 Series Reference Manual Download Page 5](http://html1.mh-extra.com/html/nxp-semiconductors/freescale-semiconductor-coldfire-mcf51cn128-series/freescale-semiconductor-coldfire-mcf51cn128-series_reference-manual_1721790005.webp)
MCF51CN128 Reference Manual, Rev. 6
Freescale Semiconductor
v
5.4.2.1 Pin Configuration Options . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-4
5.4.2.2 Edge and Level Sensitivity . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-5
5.7.1 Interrupt Pin Request Status and Control Register (IRQSC) . . . . . . . . . . . . . . . . . . . . 5-11
5.7.2 System Reset Status Register (SRS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-12
5.7.3 System Options 1 Register (SOPT1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-14
5.7.4 System Options 2 Register (SOPT2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-15
5.7.5 System Options Register 3 (SOPT3) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-16
5.7.6 System Device Identification Register (SDIDH, SDIDL) . . . . . . . . . . . . . . . . . . . . . . 5-16
5.7.7 System Power Management Status and Control 1 Register (SPMSC1) . . . . . . . . . . . 5-17
5.7.8 System Power Management Status and Control 2 Register (SPMSC2) . . . . . . . . . . . 5-18
5.7.9 System Power Management Status and Control 3 Register (SPMSC3) . . . . . . . . . . . 5-19
5.7.10 System Clock Gating Control 1 Register (SCGC1) . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-21
5.7.11 System Clock Gating Control 2 Register (SCGC2) . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-22
5.7.12 System Clock Gating Control 3 Register (SCGC3) . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-23
5.7.13 System Clock Gating Control 4 Register (SCGC4) . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-23
5.7.14 SIM Internal Peripheral Select Register (SIMIPS) . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-24
Multipurpose Clock Generator (MCG)
6.1.1 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-2
6.1.2 Modes of Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-4
6.3.1 MCG Control Register 1 (MCGC1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-4
6.3.2 MCG Control Register 2 (MCGC2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-6
6.3.3 MCG Trim Register (MCGTRM) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-7
6.3.4 MCG Status and Control Register (MCGSC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-8
6.3.5 MCG Control Register 3 (MCGC3) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-9
6.3.6 MCG Control Register 4 (MCGC4) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-10
6.4.1 MCG Modes of Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-11
6.4.2 MCG Mode State Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-13
6.4.3 Mode Switching . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-14
6.4.4 Bus Frequency Divider . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-15
6.4.5 Low Power Bit Usage . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-15
6.4.6 Internal Reference Clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-15