283
Table 10.13 Relationship between Bus Width, AMX Bits, and Address Multiplex Output
Setting
External Address Pins
Bus
Width
Memory
Type
AMX
3
AMX
2
AMX
1
AMX
0
Output
Timing
A1 to
A8
A9
A10 A11 A12
A13 A14 A15 A16
32 bits 4M
×
16bits
×
4banks
*
1
1
1
0
0
Column
address
A1 to
A8
A9
A10
A11
L/H
*
3
A13
A23
A24
*
4
A25
*
4
Row
address
A10 to
A17
A18
A19
A20
A21
A22
A23
A24
*
4
A25
*
4
2M
×
16bits
×
4banks
*
2
0
1
0
1
Column
address
A1 to
A8
A9
A10
A11
L/H
*
3
A13
A23
*
4
A24
*
4
Row
address
A10 to
A17
A18
A19
A20
A21
A22
A23
*
4
A24
*
4
1M
×
16bits
×
4banks
*
2
0
1
0
0
Column
address
A1 to
A8
A9
A10
A11
L/H
*
3
A13
A22
*
4
A23
*
4
Row
address
A9 to
A16
A17
A18
A19
A20
A21
A22
*
4
A23
*
4
2M
×
8bits
×
4banks
*
2
0
1
0
1
Column
address
A1 to
A8
A9
A10
A11
L/H
*
3
A13
A23
*
4
A24
*
4
Row
address
A10 to
A17
A18
A19
A20
A21
A22
A23
*
4
A24
*
4
512k
×
32bits
×
4banks
*
2
0
1
1
1
Column
address
A1 to
A8
A9
A10
A11
L/H
*
3
A21
*
4
A22
*
4
A15
Row
address
A9 to
A16
A17
A18
A19
A20
A21
*
4
A22
*
4
A23
16 bits 8M
×
16bits
×
4banks
*
1
1
1
1
0
Column
address
A1 to
A8
A9
A10
L/H
*
3
A12
A23
A24
*
4
A25
*
4
Row
address
A11 to
A18
A19
A20
A21
A22
A23
A24
*
4
A25
*
4
4M
×
16bits
×
4banks
*
2
1
1
0
1
Column
address
A1 to
A8
A9
A10
L/H
*
3
A12
A22
A23
*
4
A24
*
4
Row
address
A10 to
A17
A18
A19
A20
A21
A22
A23
*
4
A24
*
4
Содержание SH7709S
Страница 2: ...Hitachi SuperH RISC engine SH7709S Hardware Manual ADE 602 250 Rev 1 0 09 21 01 Hitachi Ltd ...
Страница 75: ...56 ...
Страница 107: ...88 ...
Страница 125: ...106 ...
Страница 139: ...120 ...
Страница 203: ...184 ...
Страница 245: ...226 ...
Страница 292: ...273 T1 CKIO A25 to A0 CSn RD WR RD D31 to D0 WEn D31 to D0 BS T2 Read Write Figure 10 6 Basic Timing of Basic Interface ...
Страница 323: ...304 Tp TRr TRrw TRrw CKIO CKE CSn RAS3U RAS3L CASU CASL RD WR Figure 10 28 Synchronous DRAM Auto Refresh Timing ...
Страница 411: ...392 ...
Страница 609: ...590 ...
Страница 635: ...616 ...
Страница 663: ...644 ...
Страница 679: ...660 ...