929
(4) Shift Instructions
Addressing Mode/
Instruction Length (Bytes)
Operand Size
#xx
Rn
@ERn
@(d,ERn)
@–
ERn/@ERn+
@aa
@(d,PC)
@@aa
—
Mnemonic
SHAL
SHAR
SHLL
SHAL.B Rd
B
2
SHAL.B #2,Rd
B
2
SHAL.W Rd
W
2
SHAL.W #2,Rd
W
2
SHAL.L ERd
L
2
SHAL.L #2,ERd
L
2
SHAR.B Rd
B
2
SHAR.B #2,Rd
B
2
SHAR.W Rd
W
2
SHAR.W #2,Rd
W
2
SHAR.L ERd
L
2
SHAR.L #2,ERd
L
2
SHLL.B Rd
B
2
SHLL.B #2,Rd
B
2
SHLL.W Rd
W
2
SHLL.W #2,Rd
W
2
SHLL.L ERd
L
2
SHLL.L #2,ERd
L
2
——
1
——
1
——
1
——
1
——
1
——
1
——
01
——
01
——
01
——
01
——
01
——
01
——
01
——
01
——
01
——
01
——
01
——
01
Operation
Condition Code
IH
N
Z
V
C
Advanced
No. of States
*
1
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
C
MSB
LSB
MSB
LSB
0
C
MSB
LSB
C
0
Содержание H8S/2631
Страница 28: ...xviii Appendix G Package Dimensions 1154 ...
Страница 341: ...316 Transfer SAR or DAR DAR or SAR Block area First block Nth block Figure 9 8 Memory Mapping in Block Transfer Mode ...
Страница 918: ...905 ø DREQ0 DREQ1 tDRQS tDRQH Figure 25 19 DMAC DREQ Input Timing ...
Страница 955: ...943 A 2 Instruction Codes Table A 2 shows the instruction codes ...