User’s Manual
L-15
V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
Sole Master Arbitration Mode . . . . . . . . . . . . . . . . . . . . . . . . . 13-10 [1]
Arbiter Mode Arbitration Mode . . . . . . . . . . . . . . . . . . . . . . . . . 13-10 [1]
“Participant Mode” Arbitration Mode . . . . . . . . . . . . . . . . . . . . 13-14 [1]
Arbitration Input Signal Sampling . . . . . . . . . . . . . . . . . . . . . . . . 13-17 [1]
Locking the External Bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-17 [1]
Reaction to an PLMB Access to the External Bus . . . . . . . . . . . . 13-18 [1]
Pending Access Time-Out . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-19 [1]
Emulation Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-20 [1]
External Boot Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-21 [1]
Boot Process . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-21 [1]
Boot Configuration Value . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-23 [1]
Master Mode Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-25 [1]
External Memory Regions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-26 [1]
Chip Select Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-28 [1]
Address Comparison . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-30 [1]
Access Parameter Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-35 [1]
Little-/Big-Endian Access Modes . . . . . . . . . . . . . . . . . . . . . . . . . 13-36 [1]
PLMB Bus Width Translation . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-37 [1]
Address Alignment During Bus Accesses . . . . . . . . . . . . . . . . . . 13-38 [1]
Data Read Buffer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-39 [1]
Code Prefetch Buffer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-40 [1]
Standard Access Phases . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-41 [1]
Address Phase (AP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-41 [1]
Command Delay Phase (CD) . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-43 [1]
Command Phase (CP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-43 [1]
Data Hold Phase (DH) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-45 [1]
Burst Phase (BP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-46 [1]
Recovery Phase (RP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-47 [1]
Multiplication Factor for Access Phase Length . . . . . . . . . . . . . . 13-49 [1]
Asynchronous Read/Write Accesses . . . . . . . . . . . . . . . . . . . . . . . . 13-50 [1]
Demultiplexed Device Configurations . . . . . . . . . . . . . . . . . . . . . 13-51 [1]
Standard Asynchronous Access Phases . . . . . . . . . . . . . . . . . . . 13-53 [1]
Programmable Parameters . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13-53 [1]
Accesses to Demultiplexed Devices . . . . . . . . . . . . . . . . . . . . . . 13-55 [1]
Dynamic Command Delay and Wait State Insertion . . . . . . . . . . 13-57 [1]
External Extension of the Command Phase by WAIT . . . . . . . 13-57 [1]
Interfacing to INTEL-style Devices . . . . . . . . . . . . . . . . . . . . . 13-61 [1]
Interfacing to Motorola-style Devices . . . . . . . . . . . . . . . . . . . . 13-63 [1]