User’s Manual
L-31
V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
Analog Input Stage Configurations . . . . . . . . . . . . . . . . . . . . . . 26-5 [2]
Conversion Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-8 [2]
Conversion Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-12 [2]
Static Channel Priority . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-12 [2]
Dynamic Priority Assignment . . . . . . . . . . . . . . . . . . . . . . . . . . 26-12 [2]
Clock Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-13 [2]
Suspend Mode Behavior . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-13 [2]
Data Reduction Unit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-13 [2]
Filter Block Structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-15 [2]
Filter Block Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-16 [2]
Filter Concatenation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-19 [2]
Width of Result Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-20 [2]
Neighbor Channel Trigger . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-21 [2]
Offset and Gain Calibration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-22 [2]
Offset Calibration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-23 [2]
Gain Calibration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-23 [2]
Interrupt Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-24 [2]
FADC Kernel Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-27 [2]
Identification Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-29 [2]
Global Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-30 [2]
Channel Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-41 [2]
Implementation of FADC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-56 [2]
Interfaces of the FADC Module . . . . . . . . . . . . . . . . . . . . . . . . . . 26-56 [2]
FADC Module Related External Registers . . . . . . . . . . . . . . . . . 26-57 [2]
Clock Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-59 [2]
On-Chip Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-64 [2]
Analog Input Lines . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-64 [2]
Trigger/Gating Source Input Connections . . . . . . . . . . . . . . . . 26-64 [2]
Service Request Lines . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26-65 [2]
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . L-1 [1+2]
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . L-16 [1+2]