User’s Manual
L-25
V2.0, 2007-07
TC1796
System and Peripheral Units (Vol. 1 and 2)
Table of Contents
Clock Control Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-202 [2]
Port and I/O Line Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-205 [2]
Input/Output Function Selection in Ports . . . . . . . . . . . . . . . . 22-205 [2]
CAN Related Input/Output Control Registers . . . . . . . . . . . . 22-206 [2]
Node Receive Input Selection . . . . . . . . . . . . . . . . . . . . . . . . 22-207 [2]
Pad Output Driver Register . . . . . . . . . . . . . . . . . . . . . . . . . . 22-208 [2]
External CAN Time Trigger Inputs . . . . . . . . . . . . . . . . . . . . . 22-209 [2]
DMA Request Outputs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22-209 [2]
Service Request Control Registers . . . . . . . . . . . . . . . . . . . . 22-212 [2]
Parity Protection for CAN Memories . . . . . . . . . . . . . . . . . . . . . 22-213 [2]
CAN Module Register Map . . . . . . . . . . . . . . . . . . . . . . . . . . 22-214 [2]
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-1 [2]
General Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-2 [2]
MLI Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-2 [2]
Naming Conventions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-3 [2]
MLI Communication Principles . . . . . . . . . . . . . . . . . . . . . . . . . 23-6 [2]
MLI Frame Structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-10 [2]
General Frame Layout . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-11 [2]
Copy Base Address Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-12 [2]
Write Offset and Data Frame . . . . . . . . . . . . . . . . . . . . . . . . . . 23-13 [2]
Optimized Write Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-14 [2]
Discrete Read Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-15 [2]
Optimized Read Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-16 [2]
Command Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-17 [2]
Answer Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-18 [2]
Handshake Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-19 [2]
Handshake Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-21 [2]
Error-free Handshake . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-21 [2]
Ready Delay Time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-22 [2]
Non-Acknowledge Error . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-23 [2]
Address Prediction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-24 [2]
Module Kernel Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-25 [2]
Frame Handling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-25 [2]
Copy Base Address Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-26 [2]
Write/Data Frames . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-28 [2]
Read Frames . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-32 [2]
Answer Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-37 [2]
Command Frame . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-39 [2]
General MLI Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23-42 [2]