Parameter set 0
PaRAM
Set
#
Byte
address
0
01C0 4000h
01C0 4020h
1
Parameter set 1
01C0 4040h
2
Parameter set 2
01C0 4060h
3
Parameter set 3
01C0 4FC0h
01C0 4FE0h
126
127
Parameter set 127
Parameter set 126
OPT X
SRC X
BCNT X
ACNT X
DST X
SRCBIDX X
DSTBIDX X
Link X=4FE0h
BCNTRLD X
CCNT X
SRCCIDX X
DSTCIDX X
Rsvd
PaRAM set 3
PaRAM set 127
01C0 4FC0h
01C0 4FE0h
126
127
Parameter set 126
Parameter set 127
Parameter set 0
0
01C0 4000h
01C0 4040h
01C0 4060h
01C0 4020h
2
3
1
Parameter set 1
Parameter set 2
Parameter set 3
Byte
address
Set
#
PaRAM
PaRAM set 3
(a) At initialization
(b) After completion of PaRAM set 3
(link update)
Link
update
01C0 4FC0h
126
Parameter set 126
Parameter set 0
0
01C0 4000h
01C0 4040h
01C0 4060h
01C0 4020h
2
3
1
Parameter set 1
Parameter set 2
Parameter set 3
Byte
address
Set
#
PaRAM
0h
0h
Link=FFFFh
0h
0h
0h
0h
0h
0h
0h
0h
0h
PaRAM set 3 (Null PaRAM set)
0h
1CA0 4FE0h
127
Parameter set 127
(c) After completion of PaRAM set 127
(link to null set)
OPT Y
SRC Y
BCNT Y
ACNT Y
DST Y
SRCBIDX Y
DSTBIDX Y
Link Y=FFFFh
BCNTRLD Y
CCNT Y
SRCCIDX Y
DSTCIDX Y
Rsvd
OPT Y
SRC Y
BCNT Y
ACNT Y
DST Y
SRCBIDX Y
DSTBIDX Y
Link Y=FFFFh
BCNTRLD Y
CCNT Y
SRCCIDX Y
DSTCIDX Y
Rsvd
PaRAM set 127
OPT Y
SRC Y
BCNT Y
ACNT Y
DST Y
SRCBIDX Y
DSTBIDX Y
Link Y=FFFFh
BCNTRLD Y
CCNT Y
SRCCIDX Y
DSTCIDX Y
Rsvd
Architecture
595
SPRUH82C – April 2013 – Revised September 2016
Copyright © 2013–2016, Texas Instruments Incorporated
Enhanced Direct Memory Access (EDMA3) Controller
Figure 17-8. Linked Transfer Example