DocID018909 Rev 11
35/1731
RM0090
Contents
39
Peripheral SOFs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1383
USB_HS power modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1384
Dynamic update of the OTG_HS_HFIR register . . . . . . . . . . . . . . . . . 1384
35.12 OTG_HS control and status registers . . . . . . . . . . . . . . . . . . . . . . . . . 1387
35.12.5 OTG_HS power and clock gating control register
(OTG_HS_PCGCCTL) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1458
35.13 OTG_HS programming model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1473
35.13.9 OTG programming model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1524
Flexible static memory controller (FSMC) . . . . . . . . . . . . . . . . . . . . 1530
FSMC main features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1530
Supported memories and transactions . . . . . . . . . . . . . . . . . . . . . . . 1532
External device address mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1533