I-8
Index
AMD-K5 Processor Technical Reference Manual
18524C/0—Nov1996
global page extension (GPE) . 3-3, 3-8–3-9, 3-11
I/O breakpoints . . . . . . . . . . . . . . . . . . . . . . 7-16
interrupt redirection bitmap (IRB) . . . . . . 3-21
machine check . . . . . . . . . . . . . . . . . . . . . . . . 3-3
machine check enable (MCE) . . . . . . . . . . . 3-4
page size extension (PSE) . . . . . . . . . . . 3-3, 3-5
protected virtual interrupts (PVI). . . . 3-3, 3-24
system call . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-4
time stamp disable (TSD) . . . . . . . . . . . 3-3, 3-27
Virtual-8086 Mode extension (VME) . 3-3, 3-12
Software Interrupts . . . . . . . . . . . 3-21, 5-13, 5-86
Special Bus Cycles . . . . . . . . . . . . . . . . . 5-8, 5-180
branch tracing . . . . . . . . . . . . . . . . . . . . . . . 7-17
branch-trace message . . . . . . . . . . . . . . . . 5-187
cache-invalidation . . . . . . . . . . . . . . . . . . . 5-184
cache-writeback and invalidation . . . . . . 5-185
encoding . . . . . . . . . . . . . . . . . . . . . . . 5-35, 5-180
FLUSH acknowledge . . . . . . . . . . . . . . . . 5-183
interrupt acknowledge . . . . . . . . . . . 5-85, 5-175
shutdown . . . . . . . . . . . . . . . . . . . . . . . . . . 5-182
Speculative Execution . . . . . . . . . . . . . . . . . . 2-10
Spikes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-30
Split Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . 5-114
Stack
allocation . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-2
references . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-2
State
Halt . . . . . . . . . . . . . . 5-8, 5-35, 5-123, 5-180, 7-4
Shutdown . . . . . . . . . . . . . . . . . . 5-8, 5-35, 5-180
Stop-Clock . . . . . . . . . . . . . . . . . 5-8, 5-52, 5-125
Stop-Grant . . . . . . . . 5-8, 5-35, 5-124, 5-180, 7-4
Stop-Grant Inquire . . . . . . . . . . . . . . . . . . 5-124
States
halt . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-34
stop-clock . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-38
stop-grant . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-37
stop-grant inquire . . . . . . . . . . . . . . . . . . . . 6-37
Stop-Clock State . . . . 5-8, 5-52, 5-125, 5-192, 6-38
Stop-Grant Inquire State . . . . . . . . . . . 5-124, 6-37
Stop-Grant State . . . . . . . . 5-8, 5-35, 5-124, 5-180,
. . . . . . . . . . . . . . . . . . . . . . . 5-192, 6-37, 7-4
Storage
EWBE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-26
model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-26
ordering . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-26
read/write reordering . . . . . . . . . . . . . . . . . 2-27
Store. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-15, 2-24
Store Buffer. . . . . . . . . . 2-8, 2-11–2-12, 2-22, 2-24
STPCLK 5-10, 5-16, 5-35, 5-122, 5-180, 5-192, 6-33
Strong Memory Order . . . . . . . . . . . . . . . . . . 2-26
Successor index . . . . . . . . . . . . . . . . . . . . . . . . 2-6
Synchronization . . . . . . . . . . . . . . . . . . . . . . . . 2-7
System Call . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-4
System Design. . . . . . . . . . . . . . . . . . . . . . . . . . 6-1
System Management Mode. See SMM . . . . . 3-35
T
Tags
linear . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-16
physical . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-16
recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-17
TAP . . . . . . . . . . . . . . . . . . . . . . 5-127–5-131, 7-19
Task Switches . . . . . . . . . . . . . . . . . . . . . . . . . 2-16
TCK . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10, 5-127
TDI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10, 5-128
TDO . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10, 5-129
Terminology . . . . . . . . . . . . . . . . . . . . . . . . . . . xvi
Test . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-1
AAR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-8
arrays . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-7
BIST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-5
boundary scan . . . . . . . . . . . . . . . . . . . . . . . 7-19
cache. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-7
clock . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-127
data input . . . . . . . . . . . . . . . . . . . . . . . . . . 5-128
data output. . . . . . . . . . . . . . . . . . . . . . . . . 5-129
float. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-7
functional redundancy . . . . . . . . . . . . . . . . 7-18
HDT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-23
HWCR. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-3
instructions . . . . . . . . . . . . . . . . . . . . . . . . . 7-22
mode select . . . . . . . . . . . . . . . . . . . . . . . . 5-130
PRDY . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-103
R/S. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-107
reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-131
TAP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-19
TAP device ID . . . . . . . . . . . . . . . . . . . . . . . 7-21
TLBs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-7
Test Access Port (TAP)
TCK. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-127
TDI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-128
TDO. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-129
TMS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-130
TRST. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-131
Test Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10
Thermal Design . . . . . . . . . . . . . . . . . . . . . . . 6-42
Time Stamp Counter (TSC) . . . . . . . . . . . 3-3, 3-27
Time Stamp Disable . . . . . . . . . . . . . . . . . 3-3, 3-27
Time-Stamp Counter (TSC) . . . . . . . . . . . . . . 3-32
TLBs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-28
testing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-7
TLB miss. . . . . . . . . . . . . . . . . . . . . . . . . . . 5-171
TMS . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10, 5-130
Triple Fault . . . . . . . . . . . . . . . . . . . . . . 5-35, 5-180
Tristate Test . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-7
TRST . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10, 5-131
TSC. . . . . . . . . . . . . . . . . . . . . . . . . . 3-3, 3-27, 3-32
TSD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3, 3-27
Summary of Contents for AMD-K5
Page 1: ...AMD K5 Processor Technical Reference Manual TM...
Page 10: ...x AMD K5 Processor Technical Reference Manual 18524C 0 Nov1996...
Page 24: ...1 4 Overview AMD K5 Processor Technical Reference Manual 18524C 0 Nov1996...
Page 54: ...2 30 Internal Architecture AMD K5 Processor Technical Reference Manual 18524C 0 Nov1996...
Page 116: ...4 26 Performance AMD K5 Processor Technical Reference Manual 18524C 0 Nov1996...
Page 356: ...6 44 System Design AMD K5 Processor Technical Reference Manual 18524C 0 Nov1996...
Page 380: ...7 24 Test and Debug AMD K5 Processor Technical Reference Manual 18524C 0 Nov1996...
Page 396: ...A 16 AMD K5 Processor Technical Reference Manual 18524C 0 Nov1996...
Page 406: ...I 10 Index AMD K5 Processor Technical Reference Manual 18524C 0 Nov1996...