RM
008
2
Pin de
scr
ip
tion
Do
c
ID 018
672 Re
v
1
76/945
51/D10
0
0
CLLP
G10_6
CLLP
G10_6
CLLP
G10_6
G10_6
G10_6
CLLP
G10_6
CLLP
50/A12
TMR_CPTR4 0
0
CLLE
G10_5
CLLE
G10_5
CLLE
G10_5
G10_5
G10_5
CLLE
G10_5
CLLE
49/C11
TMR_CPTR3 0
0
CLPP
G10_4
CLPP
G10_4
CLPP
G10_4
G10_4
G10_4
CLPP
G10_4
CLPP
48/B11
TMR_CPTR2
B0
B0
CLD22
SPI_I2C0
SPI_I2C0
SPI_I2C0
SPI_I2C0
SPI_I2C0
SPI_I2C0
SPI_I2C0
DIO4_1
DIO4_1
SPI_I2C0
47/C10
TMR_CPTR1
B1
B1
CLD23
SPI_I2C1
SPI_I2C1
SPI_I2C1
SPI_I2C1
SPI_I2C1
SPI_I2C1
SPI_I2C1
DIO5_1
DIO5_1
SPI_I2C1
46/A11
TMR_CLK4
B2
B2
GPIO7
SPI_I2C2
SPI_I2C2
SPI_I2C2
SPI_I2C2
SPI_I2C2
SPI_I2C2
SPI_I2C2
DIO6_1
DIO6_1
SPI_I2C2
45/B10
TMR_CLK3
B3
B3
GPIO6
SPI_I2C3
SPI_I2C3
SPI_I2C3
SPI_I2C3
SPI_I2C3
SPI_I2C3
SPI_I2C3
DIO7_1
DIO7_1
SPI_I2C3
44/A10
TMR_CLK2
H0
H0
GPIO5
G10_3/O0
G10_3/O0
G10_3/O0
G10_3/O0
G10_3
DAC_O0
DAC_O0
DAC_O0
DAC_O0
DAC_O0
43/E9
TMR_CLK1
H1
H1
GPIO4
G10_2/O1
G10_2/O1
G10_2/O1
G10_2/O1
G10_2
DAC_O1
DAC_O1
DAC_O1
DAC_O1
DAC_O1
42/D9
UART_DTR
H2
H2
GPIO3
I2S_DIN
I2S_DIN
I2S_DIN
I2S_DIN
G10_1
I2S_DIN
I2S_DIN
I2S_DIN
I2S_DIN
I2S_DIN
41/C9
UART_RI
H3
H3
GPIO2
I2S_ LRCK I2S_ LRCK I2S_ LRCK I2S_ LRCK
G10_0
I2S_LRCK
I2S_LRCK
I2S_LRCK
I2S_LRCK
I2S_LRCK
40/B9
UART_DSR
H4
H4
GPIO1
I2S_CLK
I2S_CLK
I2S_CLK
I2S_CLK
TDM_SYN
C3
I2S_CLK
I2S_CLK
I2S_CLK
I2S_CLK
I2S_CLK
39/A9
UART_DCD
H5
H5
GPIO0
I2S_
DOUT
I2S_
DOUT
I2S_
DOUT
I2S_
DOUT
TDM_SYN
C2
DOUT
I2S_DOUT
I2S_DOUT
I2S_DOUT
I2S_DOUT
38/A8
UART_CTS
H6
H6
TDM_
SYNC1
TDM_
SYNC1
TDM_
SYNC1
TDM_
SYNC1
TDM_
SYNC1
TDM_
SYNC1
TDM_
SYNC1
TDM_
SYNC1
TDM_
SYNC1
TDM_
SYNC1
TDM_
SYNC1
37/B8
UART_RTS
H7
H7
TDM_
DOUT
TDM_
DOUT
TDM_
DOUT
TDM_
DOUT
TDM_
DOUT
TDM_
DOUT
TDM_
DOUT
TDM_
DOUT
TDM_
DOUT
TDM_
DOUT
TDM_
DOUT
36/C8
SSP_CS4 0
0
TDM_
SYNC0
TDM_
SYNC0
TDM_
SYNC0
TDM_
SYNC0
TDM_
SYNC0
TDM_
SYNC0
TDM_
SYNC0
TDM_
SYNC0
TDM_
SYNC0
TDM_
SYNC0
TDM_
SYNC0
35/D8
SSP_CS3
Reserved
Reserved
TDM_CLK
TDM_CLK
TDM_CLK
TDM_CLK
TDM_CLK
TDM_CLK
TDM_CLK
TDM_CLK
TDM_CLK
TDM_CLK
TDM_CLK
34/E8
SSP_CS2 0
0
TDM_DIN
TDM_DIN
TDM_DIN
TDM_DIN
TDM_DIN
TDM_DIN
TDM_DIN
TDM_DIN
TDM_DIN
TDM_DIN
TDM_DIN
33/E7
BasGPIO5
0
0
SD_CMD
SD_CMD
SD_CMD
SD_CMD
SD_CMD
SD_CMD
SD_CMD
SD_CMD
SD_CMD
SD_CMD
SD_CMD
32/D7
BasGPIO4 0
0
SD_CLK
SD_CLK
SD_CLK
SD_CLK
SD_CLK
SD_CLK
SD_CLK
SD_CLK
SD_CLK
SD_CLK
SD_CLK
31/C7
BasGPIO3 0
0
SD_DAT0
SD_DAT0
SD_DAT0
SD_DAT0
SD_DAT0
SD_DAT0
SD_DAT0
SD_DAT0
SD_DAT0
SD_DAT0
SD_DAT0
30/B7
BasGPIO2
0
0
SD_DAT1
SD_DAT1
SD_DAT1
SD_DAT1
SD_DAT1
SD_DAT1
SD_DAT1
SD_DAT1
SD_DAT1
SD_DAT1
SD_DAT1
Table 13.
PL_GPIO multiplexing scheme (continued)
PL /
pin
number
Alternate
function
(enabled by
RAS
register 1)
Configuration mode (enabled by RAS register 2)
1
2
3
4
5
6
7
8
9
10
11
12
13