Figures
xix
Figures
Figures
1-1
OMAP5910 Master Block Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1-2
OMAP5910 Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1-3
MPU Memory Map
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
1-4
DSP Memory Map
2-1
Highlight of MPU Subsystem
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-2
MRC, MCR Bit Pattern
2-3
Format of the CP15 Translation Table Base Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-4
Format of the CP15 Domain Access Control Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-5
Format of the Fault Address Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-6
D-Cache Clean/Flush Single Entry Operand Format
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-7
Format of the Lock-Down Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-8
Format of the I_min and I_max Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-9
Format of the Thread-ID Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-10
Address Translation Process
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-1 1
Translation Table Base Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-12
Accessing the Translation Table Level 1 Descriptors
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-13
Level 1 Descriptors
2-14
Section Translation
2-15
Page Table Entry (Level 2 Descriptor)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-16
Tiny Page Translation
2-17
Small Page Translation
2-18
Large Page Translation
2-19
Domain Access Control Register Format
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-20
Sequence for Checking Faults
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-21
Nonaligned Read Word Access
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-22
MPUI Simplified Block Diagram
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-23
MPU TI Peripheral Bus Bridge Connections
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-24
DSP Endian Conversion, 32-Bit Aligned Data
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-25
DSP Endian Conversion, MPUI Port Boundary
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
2-26
Trace Signals Multiplexing
2-27
Required System for ETM Usage
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3-1
Highlight of DSP Subsystem
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3-2
DSP Subsystem and Modules
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3-3
DSP Core and Internal Bus Designations
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3-4
C55x DSP Architecture
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3-5
DSP Memory Connections
3-6
DSP Memory Space
3-7
DMA and Ports
3-8
Example of DMA Configuration
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3-9
DSP Subsystem Modules