![Infineon Technologies TC1784 Скачать руководство пользователя страница 22](http://html.mh-extra.com/html/infineon-technologies/tc1784/tc1784_user-manual_2055446022.webp)
TC1784
Table of Contents
User´s Manual
L-16
V1.1, 2011-05
Address Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11-125
Memory Checker Module . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11-126
Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11-126
Memory Checker Module Registers . . . . . . . . . . . . . . . . . . . . . . . 11-128
Memory Checker Module Control Registers . . . . . . . . . . . . . . . 11-129
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-1
Address/Data Bus, AD[15:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-3
Address Bus, A[20:16] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-3
Chip Selects, CS[3:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-3
Read/Write Control Lines, RD, RD/WR . . . . . . . . . . . . . . . . . . . . . . . 12-4
Address Valid, ADV . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-4
Byte Controls, BC[1:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-4
Wait Input, WAIT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-5
Allocation of Unused Signals as GPIO . . . . . . . . . . . . . . . . . . . . . . . 12-5
Control of Pad Pull Up and Pull Down. . . . . . . . . . . . . . . . . . . . . . . . 12-6
No Bus Arbitration Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-8
Sole Master Arbitration Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-8
Clocking Strategy and Local Clock Generation . . . . . . . . . . . . . . . . . . . 12-9
Local Clock Divider . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-9
External Memory Regions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-11
Chip Select Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-14
Programmable Device Types . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-14
Support for Multiplexed Device Configurations . . . . . . . . . . . . . . 12-14
Address Comparison . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-17
Access Parameter Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-21
Programming Sequence Locking . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-22
LMB Bus Width Translation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-22
Address Alignment During Bus Accesses . . . . . . . . . . . . . . . . . . . . 12-23
Standard Access Phases . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-24
Address Phase (AP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-24
Address Hold Phase (AH) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-25
Command Delay Phase (CD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-26
Содержание TC1784
Страница 1: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Страница 3: ...User s Manual V1 1 2011 05 Microcontrollers TC1784 32 Bit Single Chip Microcontroller ...
Страница 950: ...TC1784 Direct Memory Access Controller DMA User s Manual 11 132 V1 1 2011 05 DMA V3 03 ...
Страница 1949: ...TC1784 General Purpose Timer Array GPTA v5 User s Manual 21 297 V1 1 2011 05 GPTA v5 V1 14 ...
Страница 2350: ...w w w i n f i n e o n c o m Published by Infineon Technologies AG Doc_Number ...