RX610 Group
14. I/O Ports
R01UH0032EJ0120 Rev.1.20
Page 439 of 1006
Feb 20, 2013
Port
Corresponding
Peripheral
Module
Signal Name
for Setting
Output
Output
Signal
Name
Register Setting
for Selection of
Signals
Setting for Each Internal Module
P2
0
TPU3
TIOCB3_OE
TIOCB3
TIORH.IOB[3] = 0, TIORH.IOB[1 0] = 01/10/11
SCI0
TxD0_OE
TxD0
SCR.TE = 1
PPG0
PO0_OE
PO0
NDERL.NDER0 = 1
1
TPU3
TIOCA3_OE
TIOCA3
TIORH.IOA[3] = 0, TIORH.IOA[1 0] = 01/10/11
PPG0
PO1_OE
PO1
NDERL.NDER1 = 1
2
TPU3
TIOCC3_OE
TIOCC3
TMDR.BFA = 0, TIORL.IOC[3] = 0, TIORL.IOC[1:0] = 01/10/11
TMR0
TMO0_OE
TMO0
TCSR.OSA[1:0]=01/10/11 or TCSR.OSB[1:0]=01/10/11
SCI0
SCK0_OE
SCK0
When SCMR.SMIF = 1:
SMR.GM = 0, SCR.CKE[1:0] = 01 or SMR.GM = 1
When SCMR.SMIF = 0:
SMR.CM = 0, SCR.CKE[1:0] = 01 or SMR.CM = 1, SCR.CKE[1] = 0
PPG0
PO2_OE
PO2
NDERL.NDER2 = 1
3
TPU3
TIOCD3_OE
TIOCD3
TMDR.BFB = 0, TIORL.IOD[3] = 0, TIORL.IOD[1:0] = 01/10/11
PPG0
PO3_OE
PO3
NDERL.NDER3 = 1
4
TPU4
TIOCB4_OE
TIOCB4
TIOR.IOB[3] = 0, TIOR.IOB[1:0] = 01/10/11
PPG0
PO4_OE
PO4
NDERL.NDER4 = 1
5
TPU4
TIOCA4_OE
TIOCA4
TIOR.IOA[3] = 0, TIOR.IOA[1:0] = 01/10/11
PPG0
PO5_OE
PO5
NDERL.NDER5 = 1
6
TPU5
TIOCA5_OE
TIOCA5
TIOR.IOA[3] = 0, TIOR.IOA[1:0] = 01/10/11
TMR1
TMO1_OE
TMO1
TCSR.OSA[1:0] = 01/10/11 or TCSR.OSB[1:0] = 01/10/11
SCI1
TxD1_OE
TxD1
SCR.TE = 1
PPG0
PO6_OE
PO6
NDERL.NDER6 = 1
7
TPU5
TIOCB5_OE
TIOCB5
TIOR.IOB[3] = 0, TIOR.IOB[1:0] = 01/10/11
SCI1
SCK1_OE
SCK1
When SCMR.SMIF=1:
SMR.GM = 0, SCR.CKE[1:0] = 01 or SMR.GM = 1
When SCMR.SMIF = 0:
SMR.CM = 0, SCR.CKE[1:0] = 01 or SMR.CM = 1, SCR.CKE[1] = 0
PPG0
PO7_OE
PO7
NDERL.NDER7 = 1
Summary of Contents for RX600 Series
Page 1006: ...RX610 Group R01UH0032EJ0120 ...