RM0082
Contents
Doc ID 018672 Rev 1
5/844
Understanding port ordering . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
Weighted round-robin arbitration summary . . . . . . . . . . . . . . . . . . . . . 125
10.5.10 Command queue with placement logic . . . . . . . . . . . . . . . . . . . . . . . . 131
Core command queue with placement logic . . . . . . . . . . . . . . . . . . . . . 132
Rules of the placement algorithm . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
Command execution order after placement . . . . . . . . . . . . . . . . . . . . . 134
Low power modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
Low power mode control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
Out-of-range address checking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 140
Mobile devices DQS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 141
User-defined registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
DDR SDRAM address mapping options . . . . . . . . . . . . . . . . . . . . . . . 142
Maximum address space . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 143
Memory mapping to address space . . . . . . . . . . . . . . . . . . . . . . . . . . . 143
10.11 External pin connection Of DDR interface in SPEAr300 . . . . . . . . . . . . 145
10.13.2 MPMC base address In SPEAr300 . . . . . . . . . . . . . . . . . . . . . . . . . . . 149