RS_Color liquid crystal display controller (CLCD)
RM0082
742/844
Doc ID 018672 Rev 1
Table 666.
LBLP, DMA FIFO output bit15 to bit 0
Table 665.
LBLP, DMA FIFO output bit 31 to bit 16
bpp
DMA FIFO Output Bits
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
1
p31
p30
p29
p28
p27
p26
p25
p24
p23
p22
p21
p20
p19
p18
p17
p16
2
p15
p14
p13
p12
p11
p10
p9
p8
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
4
p7
p6
p5
p4
3
2
1
0
3
2
1
0
3
2
1
0
3
2
1
0
8
p3
p2
7
6
5
4
3
2
1
0
7
6
5
4
3
2
1
0
16
p1
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
24
p0
-
-
-
-
-
-
-
-
23
22
21
20
19
18
17
16
bpp
DMA FIFO Output Bits
15
14
13
12
11
10
09
08
07
06
05
04
03
02
01
00
1
p15
p14
p13
p12
p11
p10
p9
p8
p7
p6
p5
p4
p3
p2
p1
p0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
2
p7
p6
p5
p4
p3
p2
p1
p0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
4
p3
p2
p1
p0
3
2
1
0
3
2
1
0
3
2
1
0
3
2
1
0
8
p1
p0
7
6
5
4
3
2
1
0
7
6
5
4
3
2
1
0
16
p0
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
24
p0
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
Table 667.
BBBP, DMA FIFO output bit 31 to bit 16
bpp
DMA FIFO Output Bits
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
1
p0
p1
p2
p3
p4
p5
p6
p7
p8
p9
p10
p11
p12
p13
p14
p15
2
p0
p1
p2
p3
p4
p5
p6
p7
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
4
p0
p1
p2
p3
3
2
1
0
3
2
1
0
3
2
1
0
3
2
1
0
8
p0
p1
7
6
5
4
3
2
1
0
7
6
5
4
3
2
1
0
16
p0
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
24
p0
-
-
-
-
-
-
-
-
23
22
21
20
19
18
17
16
Table 668.
BBBP, DMA FIFO output bit15 to bit 0
bpp
DMA FIFO Output Bits
15
14
13
12
11
10
09
08
07
06
05
04
03
02
01
00
1
p16
p17
p18
p19
p20
p21
p22
p23
p24
p25
p26
p27
p28
p29
p30
31
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
2
p8
p9
p10
p11
p12
p13
p14
p15
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
4
p4
p5
p6
p7
3
2
1
0
3
2
1
0
3
2
1
0
3
2
1
0