Contents
RM0082
Doc ID 018672 Rev 1
Reference documentation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
System architecture overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
Dynamic memory controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
High speed connectivity subsystem . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Low speed connectivity subsystem . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Reconfigurable logic array subsystem . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
Required external components . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
Shared I/O pins (PL_GPIOs) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
PL_GPIO pin description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70