Contents
RM0365
DocID025202 Rev 7
Reset and clock control (RCC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
RTC domain reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
System clock (SYSCLK) selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Clock security system (CSS) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Internal/external clock measurement with TIM16 . . . . . . . . . . . . . . . . 125
Clock control register (RCC_CR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
Clock configuration register (RCC_CFGR) . . . . . . . . . . . . . . . . . . . . . 128
Clock interrupt register (RCC_CIR) . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
APB2 peripheral reset register (RCC_APB2RSTR) . . . . . . . . . . . . . . 134
APB1 peripheral reset register (RCC_APB1RSTR) . . . . . . . . . . . . . . 136
AHB peripheral clock enable register (RCC_AHBENR) . . . . . . . . . . . 138
APB2 peripheral clock enable register (RCC_APB2ENR) . . . . . . . . . . 140
APB1 peripheral clock enable register (RCC_APB1ENR) . . . . . . . . . . 141
RTC domain control register (RCC_BDCR) . . . . . . . . . . . . . . . . . . . . . 144
Control/status register (RCC_CSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . 145
AHB peripheral reset register (RCC_AHBRSTR) . . . . . . . . . . . . . . . . 147
Clock configuration register 2 (RCC_CFGR2) . . . . . . . . . . . . . . . . . . . 148
Clock configuration register 3 (RCC_CFGR3) . . . . . . . . . . . . . . . . . . . 150
RCC register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153