Direct memory access controller (DMA)
RM0365
203/1080
DocID025202 Rev 7
0x40
Reserved
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
0x44
DMA_CCR4
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
Re
s.
MEM2ME
M
PL
[1:0]
MS
IZ
E [
1
:0
]
PSI
ZE [1
:0]
MINC
PI
NC
CIRC
DIR
TEIE
HT
IE
TC
IE
EN
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x48
DMA_CNDTR4
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
NDT[15:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x4C
DMA_CPAR4
PA[31:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x50
DMA_CMAR4
MA[31:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x54
Reserved
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
0x58
DMA_CCR5
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
MEM2ME
M
PL
[1:0]
MSI
Z
E [1
:0]
PS
IZE
[1
:0
]
MI
NC
PI
NC
CIRC
DIR
TEIE
HTIE
TCIE
EN
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x5C
DMA_CNDTR5
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
NDT[15:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x60
DMA_CPAR5
PA[31:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x64
DMA_CMAR5
MA[31:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x68
Reserved
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
0x6C
DMA_CCR6
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
M
E
M2MEM
PL
[1:0]
M
S
IZE
[
1
:0
]
PS
IZ
E [1
:0
]
MI
NC
PINC
CIRC
DIR
TEIE
HTIE
TCI
E
EN
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x70
DMA_CNDTR6
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
NDT[15:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x74
DMA_CPAR6
PA[31:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x78
DMA_CMAR6
MA[31:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x7C
Reserved
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
0x80
DMA_CCR7
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
Res.
ME
M2MEM
PL
[1:0]
M
S
IZ
E [1
:0
]
PS
IZE [
1
:0
]
MI
N
C
PI
N
C
CI
R
C
DIR
TE
IE
HTIE
TCI
E
EN
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0x84
DMA_CNDTR7
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
Res
.
NDT[15:0]
Reset value
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Table 39. DMA register map and reset values (continued)
Offset
Register
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0