DocID025202 Rev 7
14/1080
RM0365
Contents
27
Capture/compare channels . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 478
Input capture mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 481
PWM input mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 482
Forced output mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 483
20.3.14 Combined 3-phase PWM mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 490
20.3.15 Complementary outputs and dead-time insertion . . . . . . . . . . . . . . . . 491
20.3.17 Clearing the OCxREF signal on an external event . . . . . . . . . . . . . . . 498
20.3.20 Retriggerable one pulse mode (OPM) . . . . . . . . . . . . . . . . . . . . . . . . . 502
TIM1 control register 1 (TIMx_CR1) . . . . . . . . . . . . . . . . . . . . . . . . . . 515
TIM1 control register 2 (TIMx_CR2) . . . . . . . . . . . . . . . . . . . . . . . . . . 516
TIM1 slave mode control register (TIMx_SMCR) . . . . . . . . . . . . . . . . 519
TIM1 DMA/interrupt enable register (TIMx_DIER) . . . . . . . . . . . . . . . . 521
TIM1 status register (TIMx_SR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 523
TIM1 event generation register (TIMx_EGR) . . . . . . . . . . . . . . . . . . . . 525
TIM1 capture/compare mode register 1 (TIMx_CCMR1) . . . . . . . . . . . 526
TIM1 capture/compare mode register 2 (TIMx_CCMR2) . . . . . . . . . . . 530
TIM1 capture/compare enable register (TIMx_CCER) . . . . . . . . . . . . 532
20.4.12 TIM1 auto-reload register (TIMx_ARR) . . . . . . . . . . . . . . . . . . . . . . . . 536
20.4.13 TIM1 repetition counter register (TIMx_RCR) . . . . . . . . . . . . . . . . . . . 537