Contents
RM0365
DocID025202 Rev 7
Supported memories and transactions . . . . . . . . . . . . . . . . . . . . . . . . 236
NOR Flash/PSRAM controller asynchronous transactions . . . . . . . . . 238
Synchronous transactions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 255
NOR/PSRAM controller registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
NAND Flash/PC Card controller . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 269
External memory interface signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . 270
NAND Flash / PC Card supported memories and transactions . . . . . . 272
Timing diagrams for NAND Flash memory and PC Card . . . . . . . . . . 272
NAND Flash operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 273
NAND Flash prewait functionality . . . . . . . . . . . . . . . . . . . . . . . . . . . . 274
PC Card/CompactFlash operations . . . . . . . . . . . . . . . . . . . . . . . . . . . 276
NAND Flash/PC Card controller registers . . . . . . . . . . . . . . . . . . . . . . 278
Analog-to-digital converters (ADC) . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
ADC functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 290
ADC block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 290
Pins and internal signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 291
ADC1/2 connectivity . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 294
ADC voltage regulator (ADVREGEN) . . . . . . . . . . . . . . . . . . . . . . . . . 295
Single-ended and differential input channels . . . . . . . . . . . . . . . . . . . . 295
Calibration (ADCAL, ADCALDIF, ADCx_CALFACT) . . . . . . . . . . . . . . 296
ADC on-off control (ADEN, ADDIS, ADRDY) . . . . . . . . . . . . . . . . . . . 299
15.3.10 Constraints when writing the ADC control bits . . . . . . . . . . . . . . . . . . . 300
15.3.11 Channel selection (SQRx, JSQRx) . . . . . . . . . . . . . . . . . . . . . . . . . . . 300
15.3.12 Channel-wise programmable sampling time (SMPR1, SMPR2) . . . . . 301
15.3.13 Single conversion mode (CONT=0) . . . . . . . . . . . . . . . . . . . . . . . . . . . 302
15.3.14 Continuous conversion mode (CONT=1) . . . . . . . . . . . . . . . . . . . . . . . 302
15.3.15 Starting conversions (ADSTART, JADSTART) . . . . . . . . . . . . . . . . . . . 303