![Freescale Semiconductor PXR4030 Reference Manual Download Page 21](http://html1.mh-extra.com/html/freescale-semiconductor/pxr4030/pxr4030_reference-manual_2330660021.webp)
PXR40 Microcontroller Reference Manual, Rev. 1
Freescale Semiconductor
xxi
27.6.2.1 EQADC Module Configuration Register (EQADC_MCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-16
27.6.2.2 EQADC External Trigger Digital Filter Register (EQADC_ETDFR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-17
27.6.2.3 EQADC CFIFO Push Registers (EQADC_CFPR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-18
27.6.2.4 EQADC Result FIFO Pop Registers (EQADC_RFPR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-19
27.6.2.5 EQADC CFIFO Control Registers (EQADC_CFCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-19
27.6.2.6 EQADC Interrupt and DMA Control Registers (EQADC_IDCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-22
27.6.2.7 EQADC FIFO and Interrupt Status Registers (EQADC_FISR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-25
27.6.2.8 EQADC CFIFO Transfer Counter Registers (EQADC_CFTCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-29
27.6.2.9 EQADC CFIFO Status Snapshot Registers (EQADC_CFSSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-30
27.6.2.10 EQADC CFIFO Status Register (EQADC_CFSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-32
27.6.2.11 EQADC Red Line Client Configuration Register (EQADC_REDLCCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-33
27.6.2.12 EQADC CFIFO Registers (EQADC_CFxRw) (x=0, ..,5; w=0, .., 3) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-34
27.6.2.13 EQADC CFIFO0 Extension Registers (EQADC_CF0ERw) (w=0, .., 3) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-37
27.6.2.14 EQADC RFIFO Registers (EQADC_RFxRw) (x=0, .., 5; w=0, .., 3) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-37
27.6.3.1 ADC0/1 Control Registers (ADC0_CR and ADC1_CR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-42
27.6.3.2 ADC Time Stamp Control Register (ADC_TSCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-46
27.6.3.3 ADC Time Base Counter Registers (ADC_TBCR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-47
27.6.3.4 ADC0/1 Gain Calibration Constant Registers (ADC0_GCCR and ADC1_GCCR) . . . . . . . . . . . . . . . . . . . . . . . . . 27-47
27.6.3.5 ADC0/1 Offset Calibration Constant Registers (ADC0_OCCR and ADC1_OCCR) . . . . . . . . . . . . . . . . . . . . . . . . 27-48
27.6.3.6 Alternate Configuration 1-8 Control Registers (ADC_ACR1-8) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-49
27.6.3.7 ADC0/1 Alternate Gain Registers (ADC0_AGR1-2 and ADC1_AGR1-2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-51
27.6.3.8 ADC0/1 Alternate Offset Register (ADC0_AOR1-2 and ADC1_AOR1-2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-52
27.6.3.9 ADC Pull Up/Down Control Register x (ADC_PUDCRx, x=0-7) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-52
27.7.1 Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-53
27.7.2 Data Flow in EQADC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-54
27.7.2.1 Overview and Basic Terminology . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-54
27.7.2.2 Message Format in EQADC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-56
27.7.4.1 CFIFO Basic Functionality . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-67
27.7.4.2 CFIFO0 Streaming Mode Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-70
27.7.4.3 CFIFO Common Prioritization and Command Transfer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-75
27.7.4.4 CFIFO Prioritization in Abort Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-77
27.7.4.5 Hardware Trigger Event Detection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-78
27.7.4.6 CFIFO Scan Trigger Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-78
27.7.4.7 CFIFO and Trigger Status . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-83
27.7.5.1 RFIFO Basic Functionality . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-91
27.7.5.2 Distributing Result Data into RFIFOs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-94
27.7.6.1 Enabling and Disabling the On-chip ADCs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-95
27.7.6.2 ADC Clock and Conversion Speed . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-96
27.7.6.3 Time Stamp Feature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-98
27.7.6.4 ADC Pre-gain Feature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-98
27.7.6.5 ADC Resolution Selection Feature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-98
27.7.6.6 ADC Calibration Feature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-99
27.7.6.7 ADC Control Logic overview and command execution . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-101
27.7.7.1 Channel Assignment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-104
27.7.7.2 External Multiplexing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-107
27.7.8 EQADC DMA/Interrupt Request . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-110
27.7.9 Analog Sub-Block . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-113
27.8.1.1 EQADC Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-117
27.8.1.2 Configuring EQADC for Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-118
27.8.2.1 CQueue/CFIFO Transfers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-120
27.8.2.2 RQueue/RFIFO Transfers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27-121
Summary of Contents for PXR4030
Page 1: ...PXR40 Microcontroller Reference Manual Devices Supported PXR4030 PXR4040 PXR40RM Rev 1 06 2011...
Page 30: ...PXR40 Microcontroller Reference Manual Rev 1 Freescale Semiconductor xxx...
Page 40: ...PXR40 Microcontroller Reference Manual Rev 1 xl Freescale Semiconductor...
Page 66: ...Memory Map PXR40 Microcontroller Reference Manual Rev 1 2 4 Freescale Semiconductor...
Page 120: ...Signal Descriptions 3 54 Freescale Semiconductor PXR40 Microcontroller Reference Manual Rev 1...
Page 860: ...FlexCAN Module 24 50 Freescale Semiconductor PXR40 Microcontroller Reference Manual Rev 1...
Page 1167: ...Decimation Filter Freescale Semiconductor 28 53 PXR40 Microcontroller Reference Manual Rev 1...
Page 1168: ...Decimation Filter 28 54 Freescale Semiconductor PXR40 Microcontroller Reference Manual Rev 1...