UM10503
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2012. All rights reserved.
User manual
Rev. 1.3 — 6 July 2012
1252 of 1269
NXP Semiconductors
UM10503
Chapter 50: Supplementary information
General description . . . . . . . . . . . . . . . . . . . . 281
Digital pin function . . . . . . . . . . . . . . . . . . . . 282
Digital pin mode . . . . . . . . . . . . . . . . . . . . . . 282
Input buffer . . . . . . . . . . . . . . . . . . . . . . . . . . 283
Programmable glitch filter . . . . . . . . . . . . . . . 283
Programmable slew rate. . . . . . . . . . . . . . . . 283
High-speed pins . . . . . . . . . . . . . . . . . . . . . . 283
High-drive pins . . . . . . . . . . . . . . . . . . . . . . . 283
C0-bus pins . . . . . . . . . . . . . . . . . . . . . . . . 283
USB1 USB1_DP/USB1_DM pins . . . . . . . . . 283
EMC signal delay control . . . . . . . . . . . . . . . 284
Pin multiplexing . . . . . . . . . . . . . . . . . . . . . . 284
Register description . . . . . . . . . . . . . . . . . . . 284
Pin configuration registers for high-drive pins 292
Pin configuration register for USB1 pins
USB1_DP/USB1_DM. . . . . . . . . . . . . . . . . . 294
Pin configuration register for open-drain I
C-bus
pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 295
ADC0 function select register . . . . . . . . . . . 296
ADC1 function select register . . . . . . . . . . . 298
Analog function select register. . . . . . . . . . . 299
15.4.8.1 Measuring the band gap . . . . . . . . . . . . . . . 300
15.4.9
EMC clock delay register . . . . . . . . . . . . . . . 300
Pin interrupt select register 0 . . . . . . . . . . . . 301
Pin interrupt select register 1 . . . . . . . . . . . . 302
Chapter 16: LPC43xx Global Input Multiplexer Array (GIMA)
How to read this chapter . . . . . . . . . . . . . . . . 305
Basic configuration . . . . . . . . . . . . . . . . . . . . 305
General description . . . . . . . . . . . . . . . . . . . . 305
GIMA event input selection. . . . . . . . . . . . . . 305
GIMA clock synchronization . . . . . . . . . . . . . 308
Register description . . . . . . . . . . . . . . . . . . . 309
VADC trigger input multiplexer
(VADC_TRIGGER_IN) . . . . . . . . . . . . . . . . . 324
Event router input 13 multiplexer
(EVENTROUTER_13_IN) . . . . . . . . . . . . . . 325
Event router input 14 multiplexer
(EVENTROUTER_14_IN) . . . . . . . . . . . . . . 326
Event router input 16 multiplexer
(EVENTROUTER_16_IN) . . . . . . . . . . . . . . 326
ADC start0 input multiplexer
(ADCSTART0_IN) . . . . . . . . . . . . . . . . . . . . 327
ADC start1 input multiplexer
(ADCSTART1_IN) . . . . . . . . . . . . . . . . . . . . 327
How to read this chapter . . . . . . . . . . . . . . . . 329
Basic configuration . . . . . . . . . . . . . . . . . . . . 329
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 330
GPIO pin interrupt features . . . . . . . . . . . . . 330
GPIO group interrupt features . . . . . . . . . . . 330
GPIO port features. . . . . . . . . . . . . . . . . . . . 330