UM10503
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2012. All rights reserved.
User manual
Rev. 1.3 — 6 July 2012
1264 of 1269
NXP Semiconductors
UM10503
Chapter 50: Supplementary information
RS-485/EIA-485 Auto Address Detection (AAD)
mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .976
RS-485/EIA-485 Auto Direction Control . . . . .976
RS485/EIA-485 driver delay time . . . . . . . . . .977
RS485/EIA-485 output inversion . . . . . . . . . .977
Synchronous mode. . . . . . . . . . . . . . . . . . . . 977
37.7.5.1 Synchronous slave mode. . . . . . . . . . . . . . . 977
Reception. . . . . . . . . . . . . . . . . . . . . . . . . . . . 977
Transmission . . . . . . . . . . . . . . . . . . . . . . . . . 978
37.7.5.2 Synchronous master mode . . . . . . . . . . . . . 978
37.7.6
Smart card mode . . . . . . . . . . . . . . . . . . . . . 979
37.7.6.1 Smart card set-up procedure . . . . . . . . . . . . 979
How to read this chapter . . . . . . . . . . . . . . . . 981
Basic configuration . . . . . . . . . . . . . . . . . . . . 981
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 981
General description . . . . . . . . . . . . . . . . . . . . 981
Pin description . . . . . . . . . . . . . . . . . . . . . . . . 984
Register description . . . . . . . . . . . . . . . . . . . 985
Identification Register . . . . 988
UART1 FIFO Control Register . . . . . . . . . . . 990
38.6.6.1 DMA Operation . . . . . . . . . . . . . . . . . . . . . . . 991
UART1 Line Control Register . . . . . . . . . . . 991
UART1 Modem Control Register . . . . . . . . 992
UART1 Line Status Register . . . . . . . . . . . . 993
UART1 Modem Status Register . . . . . . . . . 995
UART1 Scratch Pad Register . . . . . . . . . . . 995
UART1 Auto-baud Control Register . . . . . . 995
Divider Register . . . . . . . 996
UART1 RS485 Control register . . . . . . . . . . 998
UART1 RS-485 Address Match register . . . 999
UART1 RS-485 Delay value register . . . . . 999
Functional description . . . . . . . . . . . . . . . . . 999
Auto-flow control . . . . . . . . . . . . . . . . . . . . . 999
38.7.1.1 Auto-RTS . . . . . . . . . . . . . . . . . . . . . . . . . . . 999
38.7.1.2 Auto-CTS . . . . . . . . . . . . . . . . . . . . . . . . . . 1000
38.7.2
Auto-baud . . . . . . . . . . . . . . . . . . . . . . . . . 1001
Auto-baud modes. . . . . . . . . . . . . . . . . . . . 1001
Baud rate calculation . . . . . . . . . . . . . . . . . 1001
RS-485/EIA-485 modes of operation . . . . . 1001
How to read this chapter . . . . . . . . . . . . . . . 1002
Basic configuration . . . . . . . . . . . . . . . . . . . 1002
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1002
General description . . . . . . . . . . . . . . . . . . . 1002
Pin description . . . . . . . . . . . . . . . . . . . . . . . 1003
Register description . . . . . . . . . . . . . . . . . . 1003
SSP Control Register 0 . . . . . . . . . . . . . . . 1004
SSP Control Register 1 . . . . . . . . . . . . . . . 1005
Register . . . . . . . . . . . . . . . . . . . 1006
SSP Status Register . . . . . . . . . . . . . . . . . 1007
SSP Clock Prescale Register . . . . . . . . . . 1007
SSP Interrupt Mask Set/Clear Register . . . 1007
SSP Raw Interrupt Status Register . . . . . . 1008
SSP Masked Interrupt Status Register . . . 1008
SSP Interrupt Clear Register . . . . . . . . . . . 1009
SSP DMA Control Register . . . . . . . . . . . . 1009
Functional description . . . . . . . . . . . . . . . . 1010
format. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1010
SPI frame format . . . . . . . . . . . . . . . . . . . . . 1011
39.7.2.1 Clock Polarity (CPOL) and Phase (CPHA)
control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1011
39.7.2.2 SPI format with CPOL=0,CPHA=0. . . . . . . . 1011
39.7.2.3 SPI format with CPOL=0,CPHA=1. . . . . . . 1012
39.7.2.4 SPI format with CPOL = 1,CPHA = 0. . . . . 1013
39.7.2.5 SPI format with CPOL = 1,CPHA = 1. . . . . 1014
39.7.3
39.7.3.1 Setup and hold time requirements on CS with
respect to SK in Microwire mode . . . . . . . . 1016
How to read this chapter . . . . . . . . . . . . . . . 1017
Basic configuration . . . . . . . . . . . . . . . . . . . 1017
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1017
General description . . . . . . . . . . . . . . . . . . . 1017
Pin description . . . . . . . . . . . . . . . . . . . . . . . 1019
Register description . . . . . . . . . . . . . . . . . . 1019
SPI Control Register . . . . . . . . . . . . . . . . . 1020
SPI Status Register . . . . . . . . . . . . . . . . . . 1021
SPI Data Register . . . . . . . . . . . . . . . . . . . 1022
SPI Clock Counter Register . . . . . . . . . . . 1022
SPI Test Control Register . . . . . . . . . . . . . 1023
SPI Test Status Register . . . . . . . . . . . . . . 1023
Register . . . . . . . . . . . . . . . . 1023
Functional description . . . . . . . . . . . . . . . . 1024
SPI data transfers . . . . . . . . . . . . . . . . . . . 1024