UM10503
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2012. All rights reserved.
User manual
Rev. 1.3 — 6 July 2012
100 of 1269
NXP Semiconductors
UM10503
Chapter 11: LPC43xx Clock Generation Unit (CGU)
PLL1
n
n
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
IDIVA
n
n
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
IDIVB
n
n
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
IDIVC
n
n
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
IDIVD
n
n
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
IDIVE
n
n
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
y
Table 65.
Clock sources for output stages
Output stages (d = default clock source, y = yes (clock source available), n = no (clock
source not available))
Clock
sources
BASE_S
A
FE_CLK
BASE_
USB0_CLK
BASE_P
ERIPH_CLK
BASE_
USB1_CLK
BASE_M
4
_CLK
BASE_S
PIFI_CLK
BASE_
SPI_CLK
BASE_P
H
Y_RX_CLK
BASE_P
H
Y_TX_CLK
BASE_
APB1_CLK
BASE_
APB3_CLK
BASE_
LCD_
CLK
BASE_
V
A
DC_CLK
BASE_S
D
IO_CLK
BASE_S
SP0_CLK
BASE_S
SP1_CLK
BASE_
UART0_CLK
BASE_
UART1_CLK
BASE_
UART2_CLK
BASE_
UART3_CLK
BASE_
OUT_CLK
BASE_
APLL_CLK
BASE_
CGU_
OUT0_C
LK
BASE_
CGU_
OUT1_C
LK
Fig 26. CGU block diagram
32 kHz OSC
PLL0
(USB0)
PLL0
(AUDIO)
IDIVA /4
IDIVB /16
IDIVE /256
OUTCLK_2, 4 - 19
(BASE_xxx_CLK)
CRYSTAL OSC
PLL1
IDIVC /16
IDIVD /16
BASE_USB0_CLK
OUTCLK_20/26/27
BASE_USB1_CLK
BASE_APLL_CLK
BASE_SAFE_CLK
12 MHz IRC
ENET_RX_CLK
ENET_TX_CLK
GP_CLKIN
17
5
Output
generators
Integer
dividers
PLLs
Oscillators,
clock inputs
CGU
XTAL1
RTCX1
RTCX2
XTAL2