UM10503
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2012. All rights reserved.
User manual
Rev. 1.3 — 6 July 2012
1267 of 1269
continued >>
NXP Semiconductors
UM10503
Chapter 50: Supplementary information
43.11.6.5 State: 0x38 . . . . . . . . . . . . . . . . . . . . . . . . . 1149
43.11.7
Master Receive states . . . . . . . . . . . . . . . . 1149
43.11.7.1 State: 0x40 . . . . . . . . . . . . . . . . . . . . . . . . . 1149
43.11.7.2 State: 0x48 . . . . . . . . . . . . . . . . . . . . . . . . . 1149
43.11.7.3 State: 0x50 . . . . . . . . . . . . . . . . . . . . . . . . . 1149
43.11.7.4 State: 0x58 . . . . . . . . . . . . . . . . . . . . . . . . . 1150
43.11.8
Slave Receiver states . . . . . . . . . . . . . . . . . 1150
43.11.8.1 State: 0x60 . . . . . . . . . . . . . . . . . . . . . . . . . 1150
43.11.8.2 State: 0x68 . . . . . . . . . . . . . . . . . . . . . . . . . 1150
43.11.8.3 State: 0x70 . . . . . . . . . . . . . . . . . . . . . . . . . 1150
43.11.8.4 State: 0x78 . . . . . . . . . . . . . . . . . . . . . . . . . 1151
43.11.8.5 State: 0x80 . . . . . . . . . . . . . . . . . . . . . . . . . . 1151
43.11.8.6 State: 0x88 . . . . . . . . . . . . . . . . . . . . . . . . . . 1151
43.11.8.7 State: 0x90 . . . . . . . . . . . . . . . . . . . . . . . . . . 1151
43.11.8.8 State: 0x98 . . . . . . . . . . . . . . . . . . . . . . . . . . 1152
43.11.8.9 State: 0xA0. . . . . . . . . . . . . . . . . . . . . . . . . . 1152
43.11.9
Slave Transmitter states . . . . . . . . . . . . . . . 1152
43.11.9.1 State: 0xA8. . . . . . . . . . . . . . . . . . . . . . . . . . 1152
43.11.9.2 State: 0xB0. . . . . . . . . . . . . . . . . . . . . . . . . . 1152
43.11.9.3 State: 0xB8. . . . . . . . . . . . . . . . . . . . . . . . . . 1152
43.11.9.4 State: 0xC0 . . . . . . . . . . . . . . . . . . . . . . . . . 1153
43.11.9.5 State: 0xC8 . . . . . . . . . . . . . . . . . . . . . . . . . 1153
Chapter 44: LPC43xx 10-bit ADC0/1
How to read this chapter . . . . . . . . . . . . . . . 1154
Basic configuration . . . . . . . . . . . . . . . . . . . 1155
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1155
General description . . . . . . . . . . . . . . . . . . . 1156
Pin description . . . . . . . . . . . . . . . . . . . . . . . 1156
Register description . . . . . . . . . . . . . . . . . . 1156
A/D Control register . . . . . . . . . . . . . . . . . . 1158
A/D Global Data register . . . . . . . . . . . . . . 1160
A/D Interrupt Enable register . . . . . . . . . . . 1160
A/D Data Registers . . . . . . . . . . . . . . . . . . . 1161
A/D Status register . . . . . . . . . . . . . . . . . . . . 1161
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1162
Hardware-triggered conversion . . . . . . . . . . 1162
Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . 1162
DMA control . . . . . . . . . . . . . . . . . . . . . . . . . 1162
How to read this chapter . . . . . . . . . . . . . . . 1164
Basic configuration . . . . . . . . . . . . . . . . . . . 1164
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1164
Pin description . . . . . . . . . . . . . . . . . . . . . . . 1164
Register description . . . . . . . . . . . . . . . . . . 1165
D/A converter register . . . . . . . . . . . . . . . . . 1165
D/A Converter Control register . . . . . . . . . . 1165
D/A Converter Counter Value register . . . . . 1166
Functional description . . . . . . . . . . . . . . . . . 1166
DMA counter . . . . . . . . . . . . . . . . . . . . . . . . 1166
Double buffering. . . . . . . . . . . . . . . . . . . . . . 1167
Chapter 46: LPC43xx flash programming/ISP and IAP
How to read this chapter . . . . . . . . . . . . . . . 1168
Basic configuration . . . . . . . . . . . . . . . . . . . 1168
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1168
General description . . . . . . . . . . . . . . . . . . . 1169
Sampling of pin P2_7 . . . . . . . . . . . . . . . . . 1169
Boot process for flashless parts . . . . . . . . . 1170
Boot process for parts with internal flash . . 1171
Memory map after any reset. . . . . . . . . . . . 1172
46.4.4.1 Criterion for Valid User Code . . . . . . . . . . . 1172
46.4.5
Communication protocol . . . . . . . . . . . . . . . 1172
46.4.5.1 ISP command format . . . . . . . . . . . . . . . . . 1172
46.4.5.2 ISP response format . . . . . . . . . . . . . . . . . . 1172
46.4.5.3 ISP data format. . . . . . . . . . . . . . . . . . . . . . 1172
46.4.5.4 ISP flow control. . . . . . . . . . . . . . . . . . . . . . 1173
46.4.5.5 ISP command abort . . . . . . . . . . . . . . . . . . 1173
46.4.5.6 Interrupts during IAP. . . . . . . . . . . . . . . . . . 1173
Flash signature generation . . . . . . . . . . . . . 1173
Sector numbers. . . . . . . . . . . . . . . . . . . . . . . 1174
Code Read Protection (CRP) . . . . . . . . . . . . 1175
ISP commands . . . . . . . . . . . . . . . . . . . . . . . 1177
Unlock <Unlock code> . . . . . . . . . . . . . . . . . 1177
Set Baud Rate <Baud Rate> <stop bit>. . . . 1178
Echo <setting> . . . . . . . . . . . . . . . . . . . . . . . 1178
Write to RAM <start address>
<number of bytes> . . . . . . . . . . . . . . . . . . . . 1178